[实用新型]基于CPLD的并口串口转换卡有效
申请号: | 201621288441.7 | 申请日: | 2016-11-28 |
公开(公告)号: | CN206322169U | 公开(公告)日: | 2017-07-11 |
发明(设计)人: | 党学立 | 申请(专利权)人: | 榆林学院 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 719000 *** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 cpld 并口 串口 转换 | ||
1.一种基于CPLD的并口串口转换卡,其特征在于:具有:
对装置进行控制的CPLD电路;
并口控制电路,该电路与CPLD电路相连接;
RS232驱动电路,该电路与CPLD电路相连接。
2.根据权利要求1所述的基于CPLD的并口串口转换卡,其特征在于所述的并口控制电路为:集成电路U1的24脚接晶振Y1的一端和电容C1的一端、25脚接晶振Y1的另一端和电容C2的一端,集成电路U1的33脚、32脚、35脚、26脚、27脚、29脚~31脚、22脚~19脚、17脚~15脚、18脚依次接集成电路U2的35脚、32脚~27脚、25脚~21脚、19脚、17脚、14脚、13脚,集成电路U1的37脚~40脚、43脚、44脚、2脚~4脚、8脚、9脚、6脚、14脚、1脚、41脚、42脚、7脚、5脚依次接连接器J1的20脚~3脚,集成电路U1的13脚通过电阻R1接地、通过电阻R2接5V电源,集成电路U1的36脚通过电阻R3接5V电源、通过电阻R4接地,集成电路U1的28脚通过电阻R5接5V电源、通过电阻R6接地,集成电路U1的12脚和23脚接地,集成电路U1的34脚和11脚以及10脚接5V电源,电容C1和电容C2的另一端接地;集成电路U1的型号为CH432Q。
3.根据权利要求1所述的基于CPLD的并口串口转换卡,其特征在于所述的RS232驱动电路为:集成电路U3的1脚接电容C3的一端、3脚接电容C3的另一端、4脚接电容C5的一端、5脚接电容C5的另一端、11脚和12脚分别接集成电路U2的76脚和79脚、2脚接电容C4的一端、6脚接电容C6的一端、13脚和14脚分别接连接器J2的2脚和3脚、16脚接5V电源、5脚接地,电容C4的另一端接5V电源,电容C5的另一端接地;集成电路U3的型号为MAX232CSE。
4.根据权利要求1所述的基于CPLD的并口串口转换卡,其特征在于所述的CPLD电路为:集成电路U2的35脚、32脚~27脚、25脚~21脚、19脚、17脚、14脚、13脚接并口控制电路,集成电路U2的56脚~54脚、52脚、50脚接连接器J4的8脚~4脚,集成电路U2的76脚和79脚接RS232驱动电路,集成电路U2的87脚接晶振Y2的4脚,集成电路U2的15脚、62脚、73脚、4脚接连接器J3的1脚~4脚,集成电路U2的82脚、66脚、51脚、34脚、18脚、3脚、39脚、91脚接3V电源,集成电路U2的11脚、26脚、33脚、43脚、53脚、59脚、65脚、74脚、78脚、95脚、86脚、38脚接地,晶振Y2的1脚接3V电源、3脚接地,连接器J3的5脚接地,连接器J4的3脚接5V电源、1脚和2脚接地;集成电路U2的型号为EPM3128ATI100-10N,晶振Y2的型号为JHY50M。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于榆林学院,未经榆林学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201621288441.7/1.html,转载请声明来源钻瓜专利网。