[发明专利]一种调整频率的方法和设备有效
申请号: | 201611036244.0 | 申请日: | 2016-11-22 |
公开(公告)号: | CN108089484B | 公开(公告)日: | 2020-07-21 |
发明(设计)人: | 李刚 | 申请(专利权)人: | 电信科学技术研究院 |
主分类号: | G05B19/042 | 分类号: | G05B19/042 |
代理公司: | 北京同达信恒知识产权代理有限公司 11291 | 代理人: | 张恺宁 |
地址: | 100191*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 调整 频率 方法 设备 | ||
1.一种调整频率的方法,其特征在于,该方法包括:
频率调整电路确定满足频率提升条件;
所述频率调整电路对检测电路的时钟频率进行调整,并根据调整结果对数字信号处理器DSP主电路的时钟频率进行提升;
其中,所述检测电路中包括与所述DSP主电路的关键路径相同的路径,对所述检测电路和所述DSP主电路的时钟频率进行提升之前所述检测电路的时钟频率不小于所述DSP主电路的时钟频率;
所述频率调整电路对检测电路的时钟频率进行调整,并根据调整结果对DSP主电路的时钟频率进行提升,包括:
所述频率调整电路按照提升步长值提高所述检测电路的时钟频率,在每次提高所述检测电路的时钟频率后都对检测电路的输出信号进行监测;
若监测到所述检测电路输出错误信号,所述频率调整电路按照降低步长值降低所述检测电路的时钟频率,在每次降低所述检测电路的时钟频率后都对检测电路的输出信号进行监测,直到所述检测电路未输出错误信号;
所述频率调整电路根据所述检测电路当前的时钟频率对DSP主电路的时钟频率进行提升。
2.如权利要求1所述的方法,其特征在于,所述频率提升条件包括下列中的部分或全部:
DSP主电路初始上电;
调整周期内未监测到检测电路输出错误信号。
3.如权利要求2所述的方法,其特征在于,所述频率提升条件包括DSP主电路初始上电;
所述频率调整电路确定满足频率提升条件之后,对检测电路的时钟频率进行调整之前,还包括:
所述频率调整电路监测到所述检测电路未输出错误信号;
其中,所述检测电路的时钟频率大于所述DSP主电路的时钟频率。
4.如权利要求3所述的方法,其特征在于,所述频率调整电路确定满足频率提升条件之后,还包括:
若所述频率调整电路对检测电路的时钟频率进行调整之前监测到所述检测电路输出错误信号,则停止对检测电路的时钟频率进行调整,并维持所述DSP主电路的时钟频率不变。
5.如权利要求2所述的方法,其特征在于,所述频率提升条件包括调整周期内未监测到检测电路输出错误信号;
所述频率调整电路按照提升步长值提高所述检测电路的时钟频率之前,还包括:
确定调整周期到达。
6.如权利要求1~5任一所述的方法,其特征在于,所述方法还包括:
所述频率调整电路确定满足频率降低条件;
所述频率调整电路对检测电路和DSP主电路的时钟频率进行降低,并根据对检测电路调整结果判断是否停止降低;
其中,对所述检测电路和所述DSP主电路的时钟频率进行降低之前所述检测电路的时钟频率不小于所述DSP主电路的时钟频率。
7.如权利要求6所述的方法,其特征在于,所述频率调整电路对检测电路和DSP主电路的时钟频率进行降低,并根据对检测电路调整结果判断是否停止降低,包括:
按照目标步长值降低所述检测电路和所述DSP主电路的时钟频率,在每次降低所述检测电路的时钟频率后都对检测电路的输出信号进行监测,直到所述检测电路未输出错误信号,其中对所述检测电路和所述DSP主电路的时钟频率进行调整之前,所述检测电路的时钟频率不小于所述DSP主电路的时钟频率;或
按照目标步长值降低所述检测电路的时钟频率,在每次降低所述检测电路的时钟频率后都对检测电路的输出信号进行监测,直到所述检测电路未输出错误信号,之后根据所述检测电路当前的时钟频率对DSP主电路的时钟频率进行调整。
8.如权利要求6所述的方法,其特征在于,所述频率降低条件为检测电路输出错误信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电信科学技术研究院,未经电信科学技术研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611036244.0/1.html,转载请声明来源钻瓜专利网。