[发明专利]移位寄存器以及包括该移位寄存器的显示设备有效
| 申请号: | 201610881665.7 | 申请日: | 2016-10-09 |
| 公开(公告)号: | CN106952601B | 公开(公告)日: | 2020-06-12 |
| 发明(设计)人: | 沈多惠;金荷艺 | 申请(专利权)人: | 乐金显示有限公司 |
| 主分类号: | G09G3/20 | 分类号: | G09G3/20;G11C19/28 |
| 代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 李辉;刘久亮 |
| 地址: | 韩国*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 移位寄存器 以及 包括 显示 设备 | ||
1.一种将选通脉冲依次输出至像素阵列的选通线的移位寄存器,该移位寄存器包括:
第一级,该第一级被配置为将所述选通脉冲与第一Q节点的电压对应地依次输出至所述像素阵列的第一选通线和第二选通线;以及
第二级,该第二级被配置为将所述选通脉冲与第二Q节点的电压对应地依次输出至所述像素阵列的第三选通线和第四选通线,
其中,所述第一级包括:
起始控制器,该起始控制器利用所述第一Q节点的电压充电;
第一上拉晶体管,该第一上拉晶体管被配置为响应于第一选通时钟和所述第一Q节点的电压而增加第一输出端子的电压;
第二上拉晶体管,该第二上拉晶体管被配置为响应于第二选通时钟和所述第一Q节点的电压而增加第二输出端子的电压;以及
补偿晶体管,该补偿晶体管被配置为将所述第二Q节点的电压用作选通电压来通过所述第二选通时钟对所述第二输出端子的所述电压进行放电。
2.根据权利要求1所述的移位寄存器,其中,所述第一上拉晶体管的栅极连接至所述第一Q节点,所述第一上拉晶体管的第一电极连接至所述第一选通时钟的输入端子,并且所述第一上拉晶体管的第二电极连接至所述第一输出端子,并且
其中,所述第二上拉晶体管的栅极连接至所述第一Q节点,所述第二上拉晶体管的第一电极连接至所述第二选通时钟的输入端子,并且所述第二上拉晶体管的第二电极连接至所述第二输出端子。
3.根据权利要求2所述的移位寄存器,其中,所述补偿晶体管的栅极连接至第二Q节点,所述补偿晶体管的第一电极连接至所述第二选通时钟的输入端子,并且所述补偿晶体管的第二电极连接至所述第二输出端子。
4.根据权利要求2所述的移位寄存器,其中,所述第一选通时钟在所述第一Q节点被预充电的状态下施加至所述第一上拉晶体管的第一电极,并且使所述第一Q节点第一次自举,并且
其中,所述第二选通时钟在所述第一选通时钟结束之前施加至所述第二上拉晶体管的第一电极,并且使所述第一Q节点第二次自举。
5.根据权利要求4所述的移位寄存器,其中,所述第二级包括:
第三上拉晶体管,该第三上拉晶体管包括与所述第二Q节点连接的栅极、与第三选通时钟的输入端子连接的第一电极以及与第三输出端子连接的第二电极;以及
第四上拉晶体管,该第四上拉晶体管包括与所述第二Q节点连接的栅极、与第四选通时钟的输入端子连接的第一电极以及与第四输出端子连接的第二电极,
其中,在所述第三选通时钟下降之前将所述第四选通时钟输入至所述第四上拉晶体管,并且使通过所述第三选通时钟第一次自举的第二节点第二次自举,并且
其中,所述第二选通时钟的下降时间被布置在所述第三选通时钟和所述第四选通时钟的交叠时段中。
6.根据权利要求1所述的移位寄存器,其中,所述第一级还包括:
第一下拉晶体管,该第一下拉晶体管包括与第一QB节点连接的栅极、与所述第一输出端子连接的第一电极以及与低电位电压源连接的第二电极;以及
第二下拉晶体管,该第二下拉晶体管包括与所述第一QB节点连接的栅极、与所述第二输出端子连接的第一电极以及与所述低电位电压源连接的第二电极。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于乐金显示有限公司,未经乐金显示有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610881665.7/1.html,转载请声明来源钻瓜专利网。





