[发明专利]一种基于FPGA图像翻转的硬件实现方法有效

专利信息
申请号: 201610052690.4 申请日: 2016-01-26
公开(公告)号: CN105741237B 公开(公告)日: 2019-03-26
发明(设计)人: 钟雪燕;丁民豆;李春英;张纯伟 申请(专利权)人: 南京铁道职业技术学院
主分类号: G06T3/60 分类号: G06T3/60;G06T1/60
代理公司: 南京钟山专利代理有限公司 32252 代理人: 戴朝荣
地址: 210031 江*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 fpga 图像 翻转 硬件 实现 方法
【权利要求书】:

1.一种基于FPGA图像翻转的硬件实现方法,其特征在于:具体的硬件结构包括DDR硬件、DDR控制器、FIFO读控制器、FIFO写控制器以及复数个FIFO存储器,所述DDR硬件与DDR控制器相连接,DDR控制器还分别与FIFO读控制器、FIFO写控制器相连接,FIFO读控制器、FIFO写控制器分别与对应的FIFO存储器相连接;所述DDR控制器包括用户接口部分、逻辑控制部分以及物理层,其中,所述用户接口部分实现读写数据的缓存、调整数据格式为传输数据所需要的格式、将用户地址转换为DDR的bank、row和column形式;所述逻辑控制部分包括bank、row和column配置机制以及仲裁单元,实现系统吞吐量和延时的优化;所述物理层提供物理接口到DDR硬件,包含时钟、地址和控制生成逻辑,读写数据路径以及上电后DDR控制器的初始化;所述DDR控制器的数据传输采用突发模式,从用户端发送控制字符;当向FIFO存储器写数据时,发送完控制字符后,从用户写端口向FIFO存储器发送数据;当由FIFO存储器读数据时,从用户读端口由FIFO存储器中读取数据,初始化、DDR工作以及读数据状态;在初始化状态中,当DDR硬件初始化结束后DDR进入工作状态开始接收读写命令,向DDR控制器写入读命令,读取数据存放到相应的FIFO存储器中,读取完毕进入DDR工作状态;将需要进行图像翻转的图像像素数据存储在FIFO存储器中,所述FIFO存储器的数量为64个,平均的分成两组:将所述图像划分为小块,读取被划分的小块的数据,小块中每一行数据写入每一个FIFO存储器中,将第一组的FIFO存储器写满后,读取其中每个FIFO存储器的第一个数据,每4个拼接成一个burst数据,写入DDR该小块的第一行中,写完8次后就将原来小块的第一列翻转成了新的小块的第一行;依次将FIFO存储器剩余的31个数据拼接写入相应的地址,完成小模块的翻转;当第一组的32个FIFO存储器在写数据时,将下一个小模块的原始数据读出到第二组FIFO存储器中,两组FIFO存储器交替读写,实现乒乓并行流水操作;所述图像像素为1024*768,每个像素点为32位,翻转之后实现图像像素变为768*1024,像素点保持32位,所述像素存储空间扩展为1024*1024,扩展出来的空间填写数据为0;采用突发模式读写,突发长度为4,划分后的每个小块横向包含1024/(4*4*2)=32个数据,纵向768个像素点每个小包包含32个数据,

768/32=4*6分成6份,剩余2份用扩展的数据补齐。

2.如权利要求1所述的一种基于FPGA图像翻转的硬件实现方法,其特征在于:所述DDR硬件为SDRAM,具体型号为CY7C1543KV18。

3.如权利要求1所述的一种基于FPGA图像翻转的硬件实现方法,其特征在于:所述DDR控制器为FPGA,具体型号为Virtex-7XC7V585T。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京铁道职业技术学院,未经南京铁道职业技术学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201610052690.4/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top