[发明专利]处理器及其上实现的方法有效
申请号: | 201580064745.7 | 申请日: | 2015-12-18 |
公开(公告)号: | CN107111558B | 公开(公告)日: | 2021-06-08 |
发明(设计)人: | R·王;A·J·赫德里奇;Y-C·刘;H·H·胡姆;J·S·帕克;C·J·休斯;N·N·文凯特桑;A·C·莫加;A·贾里尔;Z·A·奇什蒂;M·A·埃尔金;J-S·蔡;A·W·民;T-Y·C·泰;C·马乔科;R·桑卡兰 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F12/0842 | 分类号: | G06F12/0842 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 刘瑜;王英 |
地址: | 美国加*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 处理器 及其 实现 方法 | ||
1.一种被配置为在采用非均匀存储器存取(NUMA)架构的多插槽的计算机系统中实现的处理器,在所述非均匀存储器存取架构中安装所述处理器的多个实例,每个插槽包括处理器和本地系统存储器,包括:
多个核心,每个核心具有占用高速缓存层次结构中的相应级别的至少一个相关联的高速缓存;
最后一级高速缓存LLC,其通信地耦合到所述多个核心;以及
存储器控制器,其通信地耦合到所述多个核心,所述存储器控制器被配置为当所述处理器被安装在所述计算机系统中时支持对外部系统存储器的存取;
插槽到插槽互连接口,其被配置为有利于实现安装在不同插槽中的处理器之间的通信;
其中,与核心相关联的所述高速缓存中的每一个和所述LLC包括用于存储高速缓存行数据的多个高速缓存行槽,并且其中,所述处理器进一步被配置为支持机器指令,所述机器指令在被作为本地插槽的处理器上的核心执行时使所述处理器:
将高速缓存行降级到所述本地插槽上的LLC高速缓存;以及
将所述高速缓存行的副本推送到安装在远程插槽中的处理器的LLC,其中,所述高速缓存行经由所述插槽到插槽互连接口被推送。
2.根据权利要求1所述的处理器,其中,所述机器指令的执行使所述高速缓存行被降级到所述LLC。
3.根据权利要求2所述的处理器,其中,所述机器指令的执行使所述高速缓存行向系统存储器的回写。
4.根据前述权利要求中的任何一项所述的处理器,其中,所述高速缓存行被保存在高速缓存层次结构中相关联级别处的第一高速缓存中,并且其中,所述机器指令的执行使所述高速缓存行被降级到比所述第一高速缓存低两个级别的高速缓存。
5.根据权利要求1所述的处理器,其中,所述处理器包括三级(L3)高速缓存和包含所述LLC的四级(L4)高速缓存。
6.根据权利要求5所述的处理器,其中,所述指令的执行使所述处理器释放用作所述本地插槽的所述处理器中的所述高速缓存行的所有权。
7.根据权利要求5所述的处理器,其中,所述指令的执行使所述处理器将所述高速缓存行标记为共享的((S)hared)。
8.根据权利要求5所述的处理器,其中,所述指令的执行使所述处理器用于:
将所述高速缓存行从所述本地插槽上的LLC回写到所述本地插槽上的系统存储器;以及
释放在所述本地插槽上的LLC中的高速缓存行。
9.根据权利要求5所述的处理器,其中,所述处理器进一步被配置为:
经由所述插槽到插槽互连接口接收从工作在远程插槽中的处理器被推送的高速缓存行;以及
将所述高速缓存行存储在其LLC中。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201580064745.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:儿童防走失定位装置
- 下一篇:包装袋(云之香大米)