[发明专利]用于在高性能互连中定中心的方法、设备、系统有效
申请号: | 201580064554.0 | 申请日: | 2015-11-28 |
公开(公告)号: | CN107005231B | 公开(公告)日: | 2021-06-08 |
发明(设计)人: | M.瓦格;吴佐国;V.伊耶尔;G.S.帕斯达斯特;T.A.欣克;D.M.李;N.R.兰卡 | 申请(专利权)人: | 英特尔公司 |
主分类号: | H03K5/26 | 分类号: | H03K5/26 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 徐红燕;张涛 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 性能 互连 中心 方法 设备 系统 | ||
在示例中,公开了一种用于在高性能互连(HPI)中定中心的系统和方法。当互连被从休眠状态上电时,可能必须对时钟信号“定中心”以确保数据在正确的时间被读取。可以使用多阶段方法,其中第一阶段包括用以识别最优参考电压的参考电压扫描。第二阶段包括用以识别最优相位的相位扫描。第三扫描包括二维“眼图”阶段,其中测试从前两次扫描导出的二维眼图内的多个值。在每种情况下,最优值是导致跨多个通道的最少位错误的值。在一个示例中,第二和第三阶段是用软件执行的,并且可以包括测试“受害者”通道,其中邻近的“侵略者”通道具有互补的位模式。
相关申请的交叉引用
本申请要求2014年12月25日提交的题为“METHOD, APPARATUS, SYSTEM FORCENTERING IN A HIGH-PERFORMANCE INTERCONNECT”的美国非临时专利申请号14/583,139的权益和优先权,该申请被整体地通过引用结合到本文中。
技术领域
本公开涉及计算系统,并且特别地(但非排他性地)涉及高性能互连。
背景技术
高性能互连(HPI)是将代理(诸如处理核)相互耦合或耦合到存储器的下一代互连。因此,HPI是以在全速时大约8Gbps进行操作的极其快速的协议。然而,该极其快速的数据速率使得HPI与较慢的协议相比不那么能够容错。因此,随着时间推移,随着电压和温度变化,时钟信号可能从中心“漂移”,导致位错误。
附图说明
图1图示出用于包括多核处理器的计算系统的框图的实施例。
图2图示出用于高性能互连架构的分层堆栈的实施例。
图3图示出利用高性能互连架构的多处理器配置的实施例。
图4图示出高性能互连的状态机。
图5和5A图示出用于定中心(centering)的测试模式。
图6是用于定中心的方法的流程图。
图7图示出多核处理器的框图的实施例。
图8图示出用于处理器的框图的实施例。
图9图示出用于包括处理器的计算系统的框图的另一实施例。
图10图示出用于包括多个处理器插槽的计算系统的框图的实施例。
图11图示出用于计算系统的框图的另一实施例。
图12图示出用于计算系统的框图的另一实施例。
具体实施方式
在以下描述中,阐述了许多特定细节,诸如特定类型的处理器和系统配置、特定硬件结构、特定架构和微架构细节、特定寄存器配置、特定指令类型、特定系统组件、特定测量结果/高度、特定处理器管线阶段和操作等的示例,以便提供本发明的透彻理解。然而,对于本领域的技术人员而言将显而易见的是不需要采用这些特定细节来实施本发明。在其它实例中,并未详细地描述众所周知的组件或方法,诸如特定和替换处理器架构、用于所述算法的特定逻辑电路/代码、特定固件代码、特定互连操作、特定逻辑配置、特定制造技术和材料、特定编译器实施方式、算法在代码中的特定表达、特定功率降低和选通技术/逻辑、以及计算机系统的其它特定操作细节,以免不必要地使本发明含糊难懂。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201580064554.0/2.html,转载请声明来源钻瓜专利网。