[发明专利]一种射频识别读写器芯片的验证方法及系统在审
申请号: | 201510486530.6 | 申请日: | 2015-08-07 |
公开(公告)号: | CN105158681A | 公开(公告)日: | 2015-12-16 |
发明(设计)人: | 胡建国;段志奎;王德明;吴劲;李启文 | 申请(专利权)人: | 广州中大微电子有限公司;广州智慧城市发展研究院 |
主分类号: | G01R31/3177 | 分类号: | G01R31/3177 |
代理公司: | 广州三环专利代理有限公司 44202 | 代理人: | 郝传鑫;熊永强 |
地址: | 510800 广*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 射频 识别 读写 芯片 验证 方法 系统 | ||
1.一种射频识别读写器芯片的验证方法,其特征在于,所述方法包括:
对射频识别读写器芯片的各模块进行单独验证,获得各模块的单独验证结果;
将各模块进行连接,对所有模块进行模块联调验证,获得系统级验证结果;
将所有模块放于硬件平台验证,根据实际的应用场景模拟相应的传输流程,开发相应的硬件平台;
自动生成测试数据,对所有模块进行仿真验证。
2.如权利要求1所述的射频识别读写器芯片的验证方法,其特征在于,所述自动生成测试数据,对所有模块进行仿真验证的步骤,包括:
将射频识别读写器芯片的数字电路通过逻辑综合后烧写到FPGA开发板中;
与FPGA开发板通信,获取FPGA开发板的输出信号;
比较FPGA开发板的输出信号和期望响应输出信号,获得验证结果。
3.一种射频识别读写器芯片的验证系统,其特征在于,所述系统包括:
单独验证模块,用于对射频识别读写器芯片的各模块进行单独验证,获得各模块的单独验证结果;
系统级验证模块,用于将各模块进行连接,对所有模块进行模块联调验证,获得系统级验证结果;
硬件验证平台,用于将所有模块放于硬件平台验证,根据实际的应用场景模拟相应的传输流程,开发相应的硬件平台;自动生成测试数据,对所有模块进行仿真验证。
4.如权利要求3所述的射频识别读写器芯片的验证系统,其特征在于,所述硬件验证平台包括:
FPGA开发板,用于将射频识别读写器芯片的数字电路通过逻辑综合后烧写到FPGA开发板中;
JTAG接口,用于与FPGA开发板通信,获取FPGA开发板的输出信号;
结果对比模块,用于比较FPGA开发板的输出信号和期望响应输出信号,获得验证结果。
5.如权利要求4所述的射频识别读写器芯片的验证系统,其特征在于,所述硬件验证平台还包括:
矢量生成模块,用于产生测试激励信号。
6.如权利要求4所述的射频识别读写器芯片的验证系统,其特征在于,所述硬件验证平台还包括:
期望响应生成模块,用于产生期望响应输出信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广州中大微电子有限公司;广州智慧城市发展研究院,未经广州中大微电子有限公司;广州智慧城市发展研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510486530.6/1.html,转载请声明来源钻瓜专利网。