[发明专利]一种驱动控制装置和具有其的PADIO输出电路在审
| 申请号: | 201510338922.8 | 申请日: | 2015-06-17 |
| 公开(公告)号: | CN104980146A | 公开(公告)日: | 2015-10-14 |
| 发明(设计)人: | 苏志强;丁冲;陈立刚;谢瑞杰 | 申请(专利权)人: | 北京兆易创新科技股份有限公司 |
| 主分类号: | H03K19/0948 | 分类号: | H03K19/0948;H03K19/20 |
| 代理公司: | 北京润泽恒知识产权代理有限公司 11319 | 代理人: | 苏培华 |
| 地址: | 100083 北京市海淀*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 驱动 控制 装置 具有 padio 输出 电路 | ||
技术领域
本发明涉及集成电路技术领域,特别是涉及一种驱动控制装置和一种PADIO输出电路。
背景技术
相关技术中,参照图1,PADIO(输入输出引脚)输出电路采用大宽长比的非门(包括PMOS管P’和NMOS管N’)作为驱动控制电路,且对于多个同时变化的控制信号IN’,PADIO输出电路采用多个相同的驱动控制电路,从而PADIO输出电路的输出也同时变化,其中,OUT’为驱动控制电路输出的驱动控制信号。
相关技术中PADIO输出电路存在的缺点是:
由于PADIO的输出驱动能力是可选择的,对于大驱动能力的控制信号IN’,若多个控制信号IN’同时打开(有效),则必然会导致PADIO输出电路输出大peak(峰值)电流,损坏或烧毁PADIO输出电路和相关芯片。
发明内容
鉴于上述问题,本发明实施例提供了一种克服上述问题的一种驱动控制装置和相应的一种PADIO输出电路。
为了解决上述问题,本发明实施例公开了一种驱动控制装置,包括:PMOS管,所述PMOS管的栅极与控制信号输出端相连,所述PMOS管的源极与预设电源相连,所述PMOS管的漏极作为所述驱动控制装置的第一输出端;NMOS管,所述NMOS管的栅极与所述控制信号输出端相连,所述NMOS管的源极接地,所述NMOS管的漏极作为所述驱动控制装置的第二输出端;至少一个相互串联的电阻模块,所述至少一个电阻模块连接在所述PMOS管的漏极与所述NMOS管的漏极之间,相邻两个电阻模块之间具有节点,每个所述节点作为所述驱动控制装置的一个输出端。
优选地,所述至少一个电阻模块为第一电阻模块和第二电阻模块。
优选地,所述第一电阻模块为第一电阻。
优选地,所述第一电阻为可变电阻器或可变电位器。
优选地,所述第二电阻模块为第二电阻。
优选地,所述第二电阻为可变电阻器或可变电位器。
本发明实施例的驱动控制装置包括以下优点:
通过在相关技术中非门的输出端(PMOS管的漏极和NMOS管的漏极之间的节点)引入至少一个相互串联的电阻模块,并将各相邻两个电阻模块之间的节点、PMOS管的漏极和NMOS管的漏极作为驱动控制装置的输出端,由于不同输出端的RC值不同,故对于同时变化的控制信号,不同输出端输出的驱动控制信号延迟不同,从而实现了不同输出端输出的驱动控制信号错峰;
无需引入复杂的电路,只需引入至少一个电阻(例如可变电阻器等)即可,结构简单,易于实现。
为了解决上述问题,本发明实施例还公开了一种PADIO输出电路,包括:控制信号输出端和预设电源;多个所述的驱动控制装置,每个所述驱动控制装置分别与所述控制信号输出端和所述预设电源相连。
本发明实施例的PADIO输出电路包括以下优点:
每个驱动控制装置通过在相关技术中非门的输出端引入至少一个相互串联的电阻模块,并将各相邻两个电阻模块之间的节点、PMOS管的漏极和NMOS管的漏极作为驱动控制装置的输出端,由于不同输出端的RC值不同,故对于同时变化的控制信号,不同输出端输出的驱动控制信号延迟不同,从而实现了不同输出端输出的驱动控制信号错峰;
每个驱动控制装置无需引入复杂的电路,只需引入至少一个电阻(例如可变电阻器等)即可,结构简单,易于实现;
每个驱动控制装置可以选择不同的输出端,因此,对于多个同时变化的控制信号,多个驱动控制装置输出的驱动控制信号错峰,从而消除了多个控制信号同时有效时PADIO输出电路输出的大peak电流,有效地保护了PADIO输出电路和相关芯片。
附图说明
图1是相关技术中驱动控制电路的结构示意图;
图2是本发明的一种驱动控制装置实施例的结构框图;
图3是本发明的一种驱动控制装置实施例的结构示意图;
图4是本发明的一种驱动控制装置实施例的当第一电阻模块为第一电阻,第二电阻模块为第二电阻时的信号波形示意图;
图5是本发明的一种PADIO输出电路实施例的结构框图。
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。
本发明实施例的核心构思之一在于,在相关技术中PADIO输出电路的各非门的输出端(PMOS管的漏极和NMOS管的漏极之间的节点),引入电阻,从而实现各非门输出的驱动控制信号错峰,进而保护PADIO输出电路和相关芯片。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京兆易创新科技股份有限公司,未经北京兆易创新科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510338922.8/2.html,转载请声明来源钻瓜专利网。





