[发明专利]一种访问间接寻址寄存器的方法及电子设备有效
申请号: | 201510196643.2 | 申请日: | 2015-04-23 |
公开(公告)号: | CN104820574B | 公开(公告)日: | 2018-05-18 |
发明(设计)人: | 雷李云;王文昌;公俊卫 | 申请(专利权)人: | 华为技术有限公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06;G06F12/02 |
代理公司: | 北京同达信恒知识产权代理有限公司 11291 | 代理人: | 冯艳莲 |
地址: | 518129 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 访问 间接 寻址 寄存器 方法 电子设备 | ||
1.一种访问间接寻址寄存器的方法,应用于接口电路中,所述接口电路连接中央处理器CPU和多个存储单元,每个存储单元包含多个间接寻址寄存器,其特征在于,所述方法包括:
所述接口电路根据第一直接寻址寄存器中存储的间接访问选择信号,选中至少两个存储单元;
所述接口电路根据第二直接寻址寄存器中存储的间接偏移地址,依次从每个选中的存储单元中选择具有所述间接偏移地址的寄存器,作为所述CPU请求并行访问的间接寻址寄存器,所述间接偏移地址为所述间接寻址寄存器在所属的存储单元中的地址。
2.如权利要求1所述的方法,其特征在于,在所述接口电路根据第一直接寻址寄存器中存储的间接访问选择信号,选中至少两个存储单元之前,所述方法还包括:
所述接口电路确定表示所述间接访问选择信号的N种比特序列和每个存储单元是否被选中的对应关系;
所述接口电路根据第一直接寻址寄存器中存储的间接访问选择信号,选中至少两个存储单元,具体为:
所述接口电路根据所述对应关系和所述第一直接寻址寄存器中存储的表示所述间接访问选择信号的比特序列,选中所述至少两个存储单元。
3.如权利要求2所述的方法,其特征在于,所述接口电路确定表示所述间接访问选择信号的N种比特序列和每个存储单元是否被选中的对应关系,包括:
所述接口电路确定用于表示所述间接访问选择信号的比特序列中各个比特的取值;
所述各个比特中的每一个比特与一个存储单元对应,所述比特的取值为第一值时表示所述比特对应的存储单元被选中,所述比特的取值为第二值时表示所述比特对应的存储单元未被选中。
4.如权利要求2所述的方法,其特征在于,当所述CPU请求并行对至少两个间接寻址寄存器进行读操作时,在所述依次从每个选中的存储单元中选择具有所述间接偏移地址的寄存器,作为所述CPU请求并行访问的间接寻址寄存器之后,所述方法还包括:
所述接口电路将从所述至少两个间接寻址寄存器中读出的数据发送到至少两个第三直接寻址寄存器,所述至少两个第三直接寻址寄存器与所述至少两个间接寻址寄存器一一对应。
5.如权利要求2所述的方法,其特征在于,当所述CPU请求并行对至少两个间接寻址寄存器写入同一数据时,在所述依次从每个选中的存储单元中选择具有所述间接偏移地址的寄存器,作为所述CPU请求并行访问的间接寻址寄存器之后,所述方法还包括:
所述接口电路从第四直接寻址寄存器中获得所述同一数据;
所述接口电路将所述同一数据写入所述至少两个间接寻址寄存器。
6.如权利要求2所述的方法,其特征在于,当所述CPU请求并行对至少两个间接寻址寄存器中的每个间接寻址寄存器分别写入对应数据时,在所述依次从每个选中的存储单元中选择具有所述间接偏移地址的寄存器,作为所述CPU请求并行访问的间接寻址寄存器之后,所述方法还包括:
所述接口电路依次从至少两个第四直接寻址寄存器中获得与所述至少两个间接寻址寄存器中每个间接寻址寄存器对应的数据;
所述接口电路将获得的数据写入对应的间接寻址寄存器。
7.如权利要求1-6中任一权项所述的方法,其特征在于,当所述CPU请求并行访问的至少两个间接寻址寄存器的间接偏移地址不同时,所述第二直接寻址寄存器中存储的至少两个间接偏移地址与所述至少两个间接寻址寄存器一一对应。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510196643.2/1.html,转载请声明来源钻瓜专利网。