[实用新型]应用于TDI型CMOS图像传感器的模拟累加器有效
申请号: | 201420825842.6 | 申请日: | 2014-12-21 |
公开(公告)号: | CN204272277U | 公开(公告)日: | 2015-04-15 |
发明(设计)人: | 徐江涛;黄福军;聂凯明;高志远;史再峰;高静;姚素英 | 申请(专利权)人: | 天津大学 |
主分类号: | H04N5/3745 | 分类号: | H04N5/3745;H04N5/353 |
代理公司: | 天津市北洋有限责任专利代理事务所 12201 | 代理人: | 刘国威 |
地址: | 300072*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 应用于 tdi cmos 图像传感器 模拟 累加器 | ||
技术领域
本实用新型涉及集成电路设计领域,特别涉及一种补偿CMOS型TDI图像传感器中模拟累加器的寄生的实现装置和方法。具体讲,涉及应用于TDI型CMOS图像传感器的模拟累加器
背景技术
时间延迟积分(TDI)图像传感器是一种特殊的单行图像传感器。相对于普通的单行图像传感器,TDI图像传感器通过对同一物体的多次采集和像素信号的N次累加,由于信号在累加过程中增加了N倍,而噪声在累加过程中增加了倍,所以输出图像信噪比(SNR)提高了倍。因此,TDI图像传感器可以在高移动速度,低光照强度的情况下,获得低噪声的输出图像。
早期的TDI图像传感器主要通过CCD图像传感器实现,这是由于CCD图像传感器可以实现电荷的无噪声累加。但是由于CCD技术采用高电压实现,难以和像素信号处理电路集成,而随着CMOS技术的发展,MOS器件在噪声,暗电流,光响应等发面取得了显著的进步,采用CMOS技术实现TDI图像传感器(TDI CIS)开始得到广泛的研究。
对于在电压域实现对像素累加的TDI CIS,随着累加级数的提升,不仅受到电路噪声的影响,同时也被电路寄生所限制。由于积分器内部寄生的影响,闲置积分器不会完全从运算放大器的输入输出总线断开,而以小寄生电容的形式存在。对于寄生所带来的影响,可以直观地理解为在每次积分时,寄生电容挂载在运放输入输出端,形成负反馈,减少积分效果,从而降低累加效果,抑制了有效累加级数的提升。
发明内容
为克服现有技术的不足,实现对寄生带来的影响的补偿,大幅度提高累加器的有效累加级数,同时不过多地增加电路的面积和功耗。为此,本实用新型采取的技术方案是,应用于TDI型CMOS图像传感器的模拟累加器,包括运算放大器、N+1级积分器、采样开关、积分开关,还包括两个正反馈电容,一个正反馈电容连接在运算放大器的正输入端与正输出端之间,另一个正反馈电容连接在运算放大器的负输入端与负输出端之间。
正反馈电容结构具体包括:电容值呈指数变化的三个正反馈电容上下各连接一个开关,通过校正码控制开关是否导通,来决定电容是否接入电路;校正码由一个三位计数器产生,该计数器由三个D触发器级联实现,每个D触发器输出端反相Qn反接回数据端D与下一级D触发器的时钟端Clk,第一级D触发器的输入端由Cal.Bit控制,最终的输出为所有D触发器的输出端Q。
与已有技术相比,本实用新型的技术特点与效果:
在现有模拟累加器中,积分器内部寄生的存在将抑制模拟累加器的有效累加级数的提升。添加正反馈,可以在不改变模拟累加器的工作原理的基础上,实现对积分器内部寄生的补偿,从而大幅度提升模拟累加器的有效累加级数。与现有模拟累加器相比,所提出的方法结构简单,没有增加过多的面积和功耗。
附图说明
图1为本实用新型所提出的模拟累加器的结构图。
图2为本实用新型所提出的模拟累加器的时序图。
图3正反馈电容的具体电路。
具体实施方式
本实用新型对应用于TDI CIS中的模拟累加器进行改进,通过添加正反馈电容实现对寄生带来的影响的补偿。其能够大幅度提高累加器的有效累加级数,同时不过多地增加电路的面积和功耗。
图1为本实用新型所提出的模拟累加器的结构图,包括运算放大器、N+1级积分器、采样开关、积分开关和正反馈电容,通过时间过采样技术,可以实现N级的像素信号累加。运算放大器采用全差分结构实现,采样电容连接采样开关clk1、积分开关clk2与运算放大器的输入端,clk1同时连接至像素信号或偏置电压。另一个采样开关clk1’跨接在运算放大器的输入输出端。每一级积分器由四个积分开关、两个积分电容、两个复位开关组成。积分电容通过两个积分开关I和I’连接至运算放大器的输入输出端。为了实现复位,复位开关Reset连接运放输入端与积分电容下极板,复位开关Reset’连接两个积分电容的上极板。为了实现对寄生的补偿,正反馈电容一个连接运算放大器的正输入端与正输出端,一个连接运算放大器的负输入端与负输出端。由于正反馈电容的存在,累加器处于积分阶段时将形成一个正反馈通路,与寄生电容形成的负反馈通路相对应,当正反馈电容与寄生电容所形成的负反馈电容相同时,寄生带来的影响将被完全抵消。
图2为本实用新型所提出模拟累加器的时序图。该结构工作时,每一级积分器的工作状态可以分为:复位阶段、采样阶段以及积分阶段。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津大学,未经天津大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201420825842.6/2.html,转载请声明来源钻瓜专利网。