[发明专利]一种用于响应于读取要求的存取存储器装置的方法和装置有效
申请号: | 201410565843.6 | 申请日: | 2014-10-22 |
公开(公告)号: | CN105224480B | 公开(公告)日: | 2018-10-26 |
发明(设计)人: | 卢星辰;方柏超 | 申请(专利权)人: | 旺宏电子股份有限公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 任岩 |
地址: | 中国台湾新竹*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 用于 响应 读取 要求 存取 存储器 装置 方法 | ||
本发明公开了一种用于响应于读取要求的存取存储器装置的方法和装置,包括响应于一第一要求,利用该存储器装置的一指令协议构成一第一读取序列。该第一读取序列包括一脚本和一起始实体地址。在接收到一第二要求时,该方法根据该存储器装置的该指令协议判定一第二读取序列的一起始实体地址。若该第二读取序列的该起始实体地址是接续于该第一读取序列的一结尾实体地址,则该方法利用不具一脚本的指令协议构成第二读取序列,否则利用具一读取指令的指令协议构成第二读取序列。
技术领域
本发明是有关于一种用于响应于读取要求的存取存储器装置的方法和装置,尤其是一种可以改善存储器读取表现的方法和装置。
背景技术
闪存是一种非易失性集成电路存储器技术。闪存可以是并列接口或是串行接口。具有串行接口的闪存(或称串行闪存)相较于具有并列接口的闪存之下,需要较少数连接在印刷电路板上的接脚,因此可以降低整体系统的成本。
具有闪存的主机系统可以通过提供一读取指令自该存储器读取数据,该读取指令包括闪存的地址。闪存译码该指令并且送回主机所要求的数据。闪存的读取表现被该接口的速度给限制住。由于读取指令和数据是透过闪存的该串行接口得以发送或接收,其中在相同的时钟速率下,该串行接口的表现速度会比并列接口还要慢,因此串行闪存的读取表现更加被限制。
因此,本发明设计一种可以改善存储器读取表现的方法。
发明内容
本发明是有关于一种用于存取存储器装置以响应于读取要求的方法。该方法包括响应于第一要求,利用该存储器装置的指令协议以构成第一读取序列,该第一读取序列包括脚本和起始实体地址;以及于收到第二要求时,根据该存储器装置的该指令协议以判定第二读取序列的起始实体地址;若该第二读取序列的该起始实体地址是接续于该第一读取序列的结尾实体地址,则利用不具脚本的该指令协议构成该第二读取序列,否则利用具读取指令的该指令协议构成该第二读取序列。
为了对本发明的上述及其他方面有更佳的了解,下文特举较佳实施例,并配合所附图式,作详细说明如下:
附图说明
图1绘示存储器的简单方块图。
图2绘示存储器的指令协议的频率图。
图3绘示与存储器沟通的存储器控制器的方块图。
图4绘示响应于读取要求的产生用于存储器的指令序列的方法的流程图。
图5绘示响应于读取要求的用于存取存储器装置的方法的流程图。
图6绘示存储器的电源开启程序的流程图。
图7绘示响应于读取要求的用于存取存储器装置的方法的频率图。
图8绘示计算机系统的方块图。
【符号说明】
121、122、123、134:接脚
140:控制器
150:指令译码器
151:状态机
160:存储器单元阵列
161:地址译码器
163:页缓冲器
174:其他外围电路
175:存储器
201、701、703、705:芯片致能序号
202、702、704、706:频率周期讯号
203、204、205、206、750、751、752、753、754、755、756、760、761、762:时间期间
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于旺宏电子股份有限公司,未经旺宏电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410565843.6/2.html,转载请声明来源钻瓜专利网。