[发明专利]一种实现DDS幅度调制输出的方法及电路有效
| 申请号: | 201410176015.3 | 申请日: | 2014-04-24 |
| 公开(公告)号: | CN103944566B | 公开(公告)日: | 2017-03-01 |
| 发明(设计)人: | 司朝良;钟凌惠 | 申请(专利权)人: | 山东交通学院 |
| 主分类号: | H03L7/24 | 分类号: | H03L7/24 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 250023 *** | 国省代码: | 山东;37 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 实现 dds 幅度 调制 输出 方法 电路 | ||
1.一种实现DDS幅度调制输出的方法,其特征在于,包括以下步骤:
a.选取一个直接数字式频率合成器DDS,设其片内电流型DAC的基准电压为VREF、满量程电流为I,I的设置端为连到芯片外部的引脚“DAC Rset”;
b.选取一个带并行输入接口的高速DAC,设其数-模转换后的模拟输出电压为VDAC;
c.选取一个并行输入、并行输出的锁存器,锁存器的数据位数与高速DAC的分辨率位数相同,锁存器的数据输出端与高速DAC的并行数据输入端相连;
d.选取一个电阻RS,RS的一端接在高速DAC的模拟电压输出端,另一端连接到DDS的“DAC Rset”端;
e.选取一个微控制器MCU,用于对DDS的输出频率和高速DAC的输出电压进行控制。
2.根据权利要求1所述的实现DDS幅度调制输出的方法,其特征在于,所述步骤e中,MCU通过串行接口或者并行接口与DDS相连,设定DDS输出信号频率;MCU通过并行接口与锁存器输入端相连,将数据写入到锁存器中;高速DAC工作在数据直通、直接转换模式,及时将锁存器送来的数据转换成模拟电压输出,该模拟电压的变化控制DDS片内电流型DAC的满量程电流I随之改变,在DDS的输出端得到幅度调制的设定频率的信号。
3.一种实现DDS幅度调制输出的电路,包括微控制器MCU、用于产生设定频率信号的DDS、用于控制DDS片内电流型DAC满量程电流的高速DAC和电阻RS,其特征在于:还包括锁存器;所述锁存器的输入端通过并行接口与MCU相连,锁存器数据输出端通过并行接口连接到高速DAC的数据输入端;所述高速DAC的模拟电压输出端连接电阻RS的一端,RS的另一端接DDS的片内电流型DAC满量程电流设置引脚“DAC Rset”;所述MCU通过编程控制送入锁存器的数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东交通学院,未经山东交通学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410176015.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:基于实时显示的一键式电力系统稳定器参数整定方法
- 下一篇:一种包装袋传送机构





