[发明专利]基于FPGA网管系统的掉电检测电路及检测方法有效
申请号: | 201410116589.1 | 申请日: | 2014-03-27 |
公开(公告)号: | CN103825594B | 公开(公告)日: | 2016-11-23 |
发明(设计)人: | 郑向东 | 申请(专利权)人: | 广东九博电子科技有限公司 |
主分类号: | H03K17/22 | 分类号: | H03K17/22;G01R19/165 |
代理公司: | 广州粤高专利商标代理有限公司 44102 | 代理人: | 邱奕才;汪晓东 |
地址: | 510663 广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 fpga 网管 系统 掉电 检测 电路 方法 | ||
1.一种基于FPGA网管系统的掉电检测电路,其特征在于,包括:在服务端和客户端分别设有用于监控系统电源电压的第一检测电路和第二检测电路,所述第一检测电路包括第一FPGA和第一复位芯片,所述第一FPGA与第一复位芯片电连接,所述第一复位芯片用于检测第一FPGA的电源电压,所述第一FPGA还接入了时钟信号,所述时钟信号用于与第一复位芯片共同触发掉电检测信号,所述第一复位芯片还连接了第一电源延迟电路,所述电源延迟电路用于给系统提供电压,延迟系统电压下降时间;所述第二检测电路包括第二FPGA和第二复位芯片,所述第二FPGA与第二复位芯片电连接,所述第二复位芯片用于检测第二FPGA的电源电压,所述第二FPGA还接入了时钟信号,所述时钟信号用于与第二复位芯片共同触发掉电检测信号,所述第二复位芯片还连接了第二电源延迟电路,所述电源延迟电路用于给系统提供电压,延迟系统电压下降时间;所述第一检测电路和第二检测电路通过通信链路信号连接。
2.根据权利要求1所述的基于FPGA网管系统的掉电检测电路,其特征在于,所述第一电源延迟电路和第二电源延迟电路均包括两并联设置的电阻(R)和电容(C),第一检测电路中第一复位芯片与电阻(R)电连接,第二检测电路中第二复位芯片与电阻(R)电连接。
3.根据权利要求1或2所述的基于FPGA网关系统的掉电检测电路,其特征在于,所述第一复位芯片和第二复位芯片均为门槛电压为4.63V的MAX810芯片。
4.根据权利要求3所述的基于FPGA网关系统的掉电检测电路,其特征在于,所述时钟信号频率为25M。
5.根据权利要求1所述的基于FPGA网管系统的掉电检测电路,其特征在于,所述通信链路信号连接为光纤连接。
6.一种基于FPGA网管系统的掉电检测方法,其特征在于,采用复位芯片对设有FPGA的服务端和/或客户端检测掉电情况,具体包括以下步骤:
S1.所述服务端和客户端设有的FPGA分别与复位芯片、电源延迟电路电连接,还接入了时钟信号,所述复位芯片用于检测FPGA的电源电压,所述电源延迟电路用于给系统提供电压,延迟系统电压下降时间,所述时钟信号用于与复位芯片共同触发掉电检测信号;
S2.当复位芯片检测到本端FPGA的电压不足时,发送高脉冲信号给本端的FPGA;
S3.所述本端FPGA接收到高脉冲信号后同时在与时钟信号的共同触发下会发送掉电告警帧给对端的FPGA;
S4.对端接收到发送的掉电告警帧后通过识别帧的类型确认掉电信息。
7.根据权利要求6所述的基于FPGA网管系统的掉电检测方法,其特征在于,所述电源延迟电路包括两并联设置的电阻(R)和电容(C),所述电阻(R)与复位芯片电连接。
8.根据权利要求6或7所述的基于FPGA网关系统的掉电检测电路,其特征在于,所述复位芯片为门槛电压为4.63V的MAX810芯片。
9.根据权利要求8所述的基于FPGA网管系统的掉电检测方法,其特征在于,所述时钟信号频率为25M。
10.根据权利要求6所述的基于FPGA网管系统的掉电检测方法,其特征在于,所述掉电告警帧为全1信号数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东九博电子科技有限公司,未经广东九博电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410116589.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:洗衣机
- 下一篇:一种本质安全电感电路的灭弧方法