[实用新型]用于具有嵌入式同步信息的信号的接收机电路有效

专利信息
申请号: 201320175308.0 申请日: 2013-04-09
公开(公告)号: CN203251365U 公开(公告)日: 2013-10-23
发明(设计)人: B·莫靳;T·迪基;J·小博尔顿;J·扬布拉德 申请(专利权)人: 硅实验室股份有限公司
主分类号: H04N5/44 分类号: H04N5/44;H04N5/50
代理公司: 上海专利商标事务所有限公司 31100 代理人: 毛力
地址: 美国德*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 用于 具有 嵌入式 同步 信息 信号 接收机 电路
【说明书】:

技术领域

本公开总地涉及射频(RF)接收机,更具体地涉及用于诸如具有周期性嵌入式同步信息的电视信号之类的RF信号的接收机电路。

背景技术

RF接收机广泛地用于多种应用,诸如电视接收机、蜂窝电话、寻呼机、全球定位系统(GPS)接收机、电缆调制解调器、无绳电话、卫星无线电接收机等。本文所使用的“射频”信号表示传递有用信息且具有从约3千赫(kHz)至数千吉赫(GHZ)的频率的电信号,不管传递此类信号的介质为何。由此,RF信号可通过空气、自由空间、同轴电缆、光纤电缆等传输。一种常见类型的RF接收机是所谓的超外差接收机。超外差接收机将所需的数据载波信号与可调谐振荡器的输出混合,以产生固定中频(IF)的输出。然后可方便地对该固定IF信号滤波并向下转换回基带以便进一步处理。因此,超外差接收机需要两个混频步骤。

用于模拟电视的接收机可包括以机顶盒形式出现的解扰频器,用以接收受保护的RF信号内容并以未经保护的形式将RF信号内容提供给调谐器电路。为了实现和维持“锁定”,调谐器电路将基带视频内容反馈回给解扰频器。解扰频器基于反馈信号中的同步信息修正RF信号。当未经保护的RF信号内容使用反馈信号中的同步信息被成功地重构时,解扰频器被认为是锁定的。如果调谐器电路使用模拟电路——例如混频器、振荡器、锁相环(MOPLL)——来处理RF输入,它只能将基带视频信号延迟大约1-2微秒(μsec)。以1-2微秒的延迟将基带视频信号提供给解扰频器通常短到足以允许解扰频器锁定。然而,如果调谐器电路引入重大的附加延迟,例如数字信号处理,则该延迟可能过长而使解扰频器无法锁定。

附图说明

通过参照附图,能更好地理解本实用新型,而且使本实用新型的多个特征和优点对本领域技术人员显而易见,在附图中:

图1以方框图形式示出现有技术已知的模拟电视接收机。

图2示出有益于理解图1的接收机的时序图;

图3以方框图形式示出根据一个实施例的调谐器电路;

图4以方框图形式示出包含图3的调谐器电路的接收机的一个实施例;

图5以方框图形式示出包含图3的调谐器电路的接收机的另一实施例;

图6以方框图形式示出包含图3的调谐器电路的接收机的又一实施例;

图7示出有益于理解图4、图5和图6的接收机的时序图;以及

图8示出有益于理解图4、图5和图6的接收机的时序图。

在不同附图中使用相同的附图标记表示相似或相同的项。

具体实施例

图1以方框图形式示出现有技术已知的模拟电视接收机100。接收机100总地包括解扰频器110、调谐器电路120、音频/视频(AV)电路130和缓冲器电路140。

解扰频器110具有用以接收RF电视信号的标记为“RF_IN”的第一输入,该RF电视信号包括用以指示行的开始并各自分离视频域的嵌入式水平和垂直同步信号以及视频、颜色和声音内容。解扰频器110具有提供被标记为“RF”的信号的输出以及接收标记为“CVBS_OUT_BUFF”的合成电视信号的第二输入。调谐器电路120具有接收信号RF的输入以及提供被标记为“CVBS”的合成视频基带信号的输出。视频/音频电路130具有接收信号CVBS的输入以及提供被标记为“CVBS_OUT”的信号的输出。缓冲器电路140具有接收信号CVBS_OUT的输入以及提供信号CVBS_OUT_BUFF的输出。

在操作中,解扰频器110从例如电视台的广播源接收信号RF_IN,并恢复以已知格式编码的RF电视信号。这取决于合成的基带信号以取得锁定。作为反馈环,解扰频器110将信号RF提供给调谐器电路120,调谐器电路120解调信号RF并将信号CVBS提供给音频/视频电路130,并且音频/视频电路130将信号CVBS_OUT提供给缓冲器电路140。缓冲器电路140将信号CVBS_OUT_BUFF提供给解扰频器110,而解扰频器110在信号CVBS_OUT_BUFF上执行锁定。依赖于接收机100支持模拟电视还是数字电视,音频/视频电路130具有执行接收机100的附加操作的能力,例如响应于经处理的视频信号进行模拟电视解调或数字电视解调。在数字电视解调的情形下,解扰频器110或者不存在或者处于通过模式。

如果调谐器电路120包括例如处理视频信号的MOPLL,则接收机100将从信号RF延迟信号CVBS_OUT_BUFF大约1-2微秒。该延迟足够短以使解扰频器110正确地锁定。相反,如果调谐器电路120包括使用数字滤波器的数字信号处理器,则接收机100将信号RF_IN延迟大约8-9微秒,这太长而使解扰频器110难以锁定。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于硅实验室股份有限公司,未经硅实验室股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201320175308.0/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top