[发明专利]具有成簇的存储器单元的非易失性存储器器件有效
申请号: | 201310332499.1 | 申请日: | 2013-07-30 |
公开(公告)号: | CN103578545B | 公开(公告)日: | 2018-06-12 |
发明(设计)人: | F·德桑蒂斯;M·帕索蒂;A·拉尔 | 申请(专利权)人: | 意法半导体股份有限公司;意法半导体有限公司 |
主分类号: | G11C16/06 | 分类号: | G11C16/06 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华 |
地址: | 意大利阿格*** | 国省代码: | 意大利;IT |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 逻辑行 直接存储器 非易失性存储器器件 互补存储器单元 逻辑存储器 存储 非易失性存储器单元 存储器单元 存储器阵列 成簇的 控制线 耦合到 个位 位线 | ||
1.一种非易失性存储器器件,包括:
存储器阵列(12),包括布置在至少一个逻辑行(20)中的多个非易失性逻辑存储器单元(11),所述逻辑行(20)包括共用共同的控制线(22)的第一行(20a)和第二行(20b);
多个位线(BLJa、BLJb);
其中每个逻辑存储器单元(11)包括被配置为存储相应的第一逻辑值的直接存储器单元(11a)和被配置为存储相应的第二逻辑值互补存储器单元(11b),所述第二逻辑值与存储在同一逻辑存储器单元(11)的所述直接存储器单元(11a)中的所述第一逻辑值互补;
其中每个逻辑存储器单元(11)的所述直接存储器单元(11a)和所述互补存储器单元(11b)耦合到相应的分离的位线(BLJa、BLJb),并且被放置为一个在相应的逻辑行(20)的所述第一行(20a)中,并且另一个在相应的逻辑行(20)的所述第二行(20b)中;以及
其中所述逻辑存储器单元(11)进一步布置在簇(25)中,每个簇至少包括第一子簇(25a)和第二子簇(25b);在每个簇中,在所述第一子簇(25a)中的所述直接存储器单元(11a)和所述互补存储器单元(11b)均耦合到第一位线(BLJa),并且在所述第二子簇(25b)中的所述直接存储器单元(11a)和所述互补存储器单元(11b)均耦合到第二位线(BLJb)。
2.根据权利要求1所述的存储器器件,其中每个逻辑存储器单元(11)具有相应的直接存储器单元(11a)和互补存储器单元(11b),一个在相应的簇(25)的所述第一子簇(25a)中,并且另一个在相应的簇(25)的所述第二子簇(25b)中。
3.根据权利要求1所述的存储器器件,其中每个簇(25)包括数量M的逻辑存储器单元(11),并且由M/4个第一位线(BLJa)和M/4个第二位线(BLJb)服务。
4.根据权利要求3所述的存储器器件,其中每个簇包括第一逻辑存储器单元、第二逻辑存储器单元、第三逻辑存储器单元和第四逻辑存储器单元(11);所述第一逻辑存储器单元和所述第二逻辑存储器单元(11)具有相应的耦合到相应的第一位线(BJa)的直接存储器单元(11a)和耦合到相应的第二位线(BLJb)的互补存储器单元(11b);所述第三逻辑存储器单元和所述第四逻辑存储器单元(11)具有相应的耦合到相应的第二位线(BJb)的直接存储器单元(11a)和耦合到相应的第一位线(BLJa)的互补存储器单元(11b)。
5.根据权利要求2、3和4中的任一项所述的存储器器件,其中所述直接存储器单元(11a)耦合到相应的第一位控制线(BKd、BNKd),并且所述互补存储器单元(11b)耦合到相应的互补的第二位控制线(BKc、BNKc)。
6.根据权利要求2、3和4中的任一项所述的存储器器件,其中每个簇(25)耦合到至少一个相应的选择栅极线(23)的集合。
7.根据权利要求6所述的存储器器件,其中属于同一簇(25)、并且属于所述第一行的直接存储器单元(11a)和互补存储器单元(11b)耦合到选择栅极线(23)的第一集合,并且属于同一簇(25)、并且属于所述第二行的存储器单元(11a)和互补存储器单元(11b)耦合到选择栅极线(23)的第二集合。
8.根据权利要求2、3、4和7中的任一项所述的存储器器件,包括列译码器(15),被配置为同时选择或同时取消选择连接到同一逻辑存储器单元(11)的所述直接存储器单元(11a)和所述互补存储器单元(11b)的每个第一位线(BLJa)和第二位线(BLJb)。
9.根据权利要求2、3、4和7中的任一项所述的存储器器件,其中在同一簇(25)中的逻辑存储器单元(11)由以相等间隔彼此分离的列地址进行标识。
10.根据权利要求1、2、3、4或7中的任一项所述的存储器器件,其中在每个逻辑行(20)中的逻辑存储器单元(11)的所述直接存储器单元(11a)和所述互补存储器单元(11b)分别被布置为在所述第一行(20a)和所述第二行(20b)中的一个行中和在所述第一行(20a)和所述第二行(20b)中的另一个行中。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于意法半导体股份有限公司;意法半导体有限公司,未经意法半导体股份有限公司;意法半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310332499.1/1.html,转载请声明来源钻瓜专利网。