[发明专利]接口电路、接口系统以及对信号进行接口传输的方法有效
申请号: | 201310150179.4 | 申请日: | 2013-04-26 |
公开(公告)号: | CN103488599B | 公开(公告)日: | 2018-09-25 |
发明(设计)人: | 申岘昇 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 北京铭硕知识产权代理有限公司 11286 | 代理人: | 王兆赓;邱玲 |
地址: | 韩国京畿*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 接口 电路 系统 以及 信号 进行 传输 方法 | ||
一种接口电路、接口系统以及对信号进行接口传输的方法。所述接口电路包括去串行化器和帧检测电路。所述去串行化器包括:串行输入端子,用于接收串行信号,所述串行信号包括帧开始代码;多个第一输出端子,用于输出基于接收的串行信号的多个并行信号,所述多个并行信号中的一个信号是包括帧开始代码的帧信号。所述帧检测电路被构造为检测在所述多个第一输出端子的一个输出端子处的帧信号。
本申请要求于2012年6月7日提交到韩国知识产权局的第10-2012-0060777号韩国专利申请以及于2012年12月26日提交到USPTO的第13/726,870号美国专利申请的的优先权,所述申请的内容通过引用完整地合并与此。
技术领域
示例实施例总体涉及信号传送,更具体地讲,涉及接口电路、接口系统以及对在具有并行接口的装置之间传送的信号进行接口传输的方法。
背景技术
根据半导体技术的发展,各种电子装置(诸如,应用处理器装置、存储器装置、显示装置等)被开发为具有更小的尺寸、更高的性能以及更快的速度。需要通过数量减少的传输线,以更高的速度执行更高性能的装置之间的信号传送。
响应于这种需求,可采用串行通信,使得多个并行信号被发送装置串行化,并且串行化的信号经过传输线传送,然后接收的信号被接收装置去串行化为多个并行信号。传统的串行通信需要过多的信息(诸如,包括在串行化的信号中的包头和尾)以及用于传送的串行信号的编码和解码的复杂逻辑,从而增加通信系统的传送延迟和大小。
发明内容
一些示例实施例针对接口电路、存储器系统以及特定方法。
在一个实施例中,一种接口电路包括去串行化器和帧检测电路。所述去串行化器包括:串行输入端子,接收串行信号,所述串行信号包括帧开始代码;多个第一输出端子,输出基于接收的串行信号的多个并行信号。所述多个并行信号中的一个信号是包括帧开始代码的帧信号。所述路径转换器被构造为在所述多个并行信号中检测检测帧信号并基于检测结果转换所述多个并行信号的输出路径。
在另一实施例中,一种对信号进行接口传输的方法包括:在去串行化器处,接收包括与多个数据比特交织的帧代码的串行信号;从去串行化器输出多个并行信号,所述多个并行信号中的一个信号是包括帧代码的帧信号,所述多个并行信号中的剩余信号是并行数据信号,每一个并行数据信号包括来自所述多个数据比特的一组数据比特;通过检测电路检测帧信号;基于通过检测电路的检测,重新组织所述多个并行信号。
在另一实施例中,一种对信号进行接口传输的方法包括:接收包括第一帧信号的第一串行信号,其中,第一帧信号包括帧代码;对接收的第一串行信号进行去串行化,以输出第一组第一并行信号;从第一组第一并行信号中检测帧代码;基于检测结果重新组织第一族第一并行信号的输出路径,并通过重新组织的输出路径输出与第一组第一并行信号对应的第一组第二并行信号。
在另一实施例中,一种存储器系统包括:串行化器和接口电路。串行化器包括:多个串行化器输入端子,所述多个串行化器输入端子至少包括第一专用输入端子,该第一专用输入端子专门用于接收包括帧代码的帧信号;串行化器输出端子,被构造为输出包括帧代码的串行化的数据。接口电路至少包括接口输入端子、多个中间输出端子和多个接口输出端子,所述多个中间输出端子中的每一个具有连接到所述多个接口输出端子中的一个的数据路径。接口电路被构造为改变连接中间输出端子与接口输出端子的数据路径。所述多个接口输出端子中的一个被预定为接收通过第一专用输入端子接收的帧信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310150179.4/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种含不对称非共平面结构的二胺单体及其制备方法
- 下一篇:基线电容校准