[发明专利]阵列基板、显示装置及其控制方法有效
申请号: | 201310062579.X | 申请日: | 2013-02-28 |
公开(公告)号: | CN103149762A | 公开(公告)日: | 2013-06-12 |
发明(设计)人: | 陈小川;薛海林;王磊;李月;李付强;王学路 | 申请(专利权)人: | 北京京东方光电科技有限公司 |
主分类号: | G02F1/1362 | 分类号: | G02F1/1362;G02F1/1368;G02F1/133;G09G3/36 |
代理公司: | 北京中博世达专利商标代理有限公司 11274 | 代理人: | 申健 |
地址: | 100176 北京市大*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 阵列 显示装置 及其 控制 方法 | ||
技术领域
本发明属于显示技术领域,具体涉及一种阵列基板、显示装置及其控制方法。
背景技术
随着显示技术的不断发展,液晶显示器(Liquid Crystal Display,LCD)已在平板显示领域中占据了主导地位。液晶显示器中的像素呈阵列式排布,每个像素一般又分为红、绿、蓝三个像素单元,每个像素单元由一条栅线和一条数据线共同控制。
液晶显示器中栅线的数量与像素的行数相等,例如常见的HVGA(Half-size video Graphics Array,半视频图形阵列)型液晶显示器,像素的数量为480×320个,则需要设置480条栅线。这些栅线要从显示区域的侧面连接至栅极驱动器,为减小栅线所占宽度通常采用双边走线的方式,即在显示区域的两侧布线,每侧设置240条栅线,这样则需要2.5mm的边框宽度才能实现布线。
在双边走线的基础上,还有一种交替布线的方式,在显示区域两侧各分为两层布线,这样可以将边框宽度减小到1.7mm左右。但是这种方式中,由于相邻走线之间存在电阻差异,会使液晶显示器在显示过程中出现横条纹(Horizontal line,H-line)的不良现象,影响显示效果。
发明内容
本发明实施例提供了一种阵列基板、显示装置及其控制方法,解决了现有的窄边框液晶显示器存在H-line的不良现象,影响显示效果的技术问题。
为达到上述目的,本发明的实施例采用如下技术方案:
本发明一方面提供了一种阵列基板,包括n个栅线组和n+1条主栅线;
每个所述栅线组均包括相邻的第一栅线和第二栅线,与第一栅线对应设置有第一像素组,与第二栅线对应设置有第二像素组,第一像素组包括多个成行排列的第一像素单元,每个第一像素单元包括第一晶体管,第二像素组包括多个成行排列的第二像素单元,第二像素单元包括第二晶体管和开关元件;
第i个栅线组中的第一栅线和第二栅线均与第i条主栅线相连;
与第i个栅线组中的第一栅线对应的第一像素单元中的第一晶体管的栅极与该第一栅线连接,第一晶体管的源极与数据线连接,第一晶体管的漏极与像素电极相连;
与第i个栅线组中的第二栅线对应的第二像素单元中的第二晶体管的栅极与该像素单元中的开关元件连接,第二晶体管的源极与数据线连接,第二晶体管的漏极与该像素单元的像素电极连接;
与第i个栅线组中的第二栅线对应的第二像素单元中的开关元件的一端与第i+1行主栅线或第i+1个栅线组中的任意一条栅线连接,用于控制第i个栅线组中第二像素单元中第二晶体管的打开与关断;
其中,i和n为整数,且1≤i≤n。
优选的,所述开关元件为薄膜晶体管(Thin Film Transistor,TFT),所述薄膜晶体管的栅极与所述第i个栅线组的第二栅线连接,所述薄膜晶体管的源极与所述第i+1行主栅线或第i+1个栅线组中的任意一条栅线连接,所述薄膜晶体管的漏极与该薄膜晶体管所在像素单元中的第二晶体管的栅极连接。
进一步,所述薄膜晶体管为N型薄膜晶体管。
优选的,第n+1条主栅线与第1条主栅线相连,或者第n+1条主栅线合并至第1条主栅线上。
本发明另一方面还提供了一种显示装置,包括上述阵列基板,所述阵列基板中的各条栅线分别控制所述显示装置中的各行像素单元。
本发明还提供了上述显示装置的控制方法:
在第一时间段内,第i条主栅线和第i+1条主栅线为高电平,同时所述显示装置中的数据线输出与第i个栅线组中的第二栅线所对应的第二像素组的数据信号;
在第二时间段内,第i条主栅线为高电平,同时所述显示装置中的数据线输出与第i个栅线组中的第一栅线所对应的第一像素组的数据信号;
其中,i和n为整数,且1≤i≤n。
与现有技术相比,本发明所提供的上述技术方案具有如下优点:本发明提供的阵列基板及显示装置,通过本发明提供的控制方法能够实现显示装置的显示控制。具体控制过程为:
在第一时间段内,第i条主栅线和第i+1条主栅线为高电平,此时第i个栅线组中的第二栅线对应的第二像素单元中的开关元件与第i+1行主栅线(或第i+1个栅线组中的任意一条栅线)连接的一端为高电平,从而使该第二像素单元中的第二开关管的栅极为高电平,即通过开关元件的控制使第二晶体管打开,此时就可以由数据线输出与第i个栅线组中的第二栅线所对应的第二像素组的数据信号,为这一行各个像素单元的像素电极充电。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京京东方光电科技有限公司,未经北京京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310062579.X/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种测绘管沟弧度的装置及其标杆
- 下一篇:水泥板块厚度量测器