[发明专利]接触孔插塞的制造方法有效

专利信息
申请号: 201310038698.1 申请日: 2013-01-31
公开(公告)号: CN103972153A 公开(公告)日: 2014-08-06
发明(设计)人: 陈盈豪;杨崇铭;涂世升;廖春成 申请(专利权)人: 华邦电子股份有限公司
主分类号: H01L21/768 分类号: H01L21/768
代理公司: 北京三友知识产权代理有限公司 11127 代理人: 任默闻
地址: 中国台*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 接触 孔插塞 制造 方法
【权利要求书】:

1.一种接触孔插塞的制造方法,其特征是,所述接触孔插塞的制造方法包括下列步骤:

提供一半导体基板,其中设置有沿一第一方向延伸的多个隔绝物,且其中所述半导体基板具有沿一第二方向延伸的多个电晶体结构;

全面性沉积一导电牺牲层;

于所述导电牺牲层上形成多个硬遮罩图案,所述多个硬遮罩图案沿所述第一方向和所述第二方向排列成一阵列;

使用一第一蚀刻气体,进行一第一非等向性蚀刻工艺,移除未被所述多个硬遮罩图案覆盖的部分所述导电牺牲层,直到所述多个电晶体结构顶部的氧化保护层暴露出来为止;

使用一第二蚀刻气体,进行一第二非等向性蚀刻工艺,移除未被所述多个硬遮罩图案覆盖的部分所述导电牺牲层,以形成多个导电牺牲图案,其中所述多个导电牺牲图案的多个底部彼此相连;

进行一氧化工艺,以分别于所述多个导电牺牲图案的侧壁上形成多个氧化保护层;

使用一第三蚀刻气体,进行一第三非等向性蚀刻工艺,从未被所述多个硬遮罩图案覆盖的所述多个导电牺牲图案的多个侧壁和所述多个底面上移除部分所述多个氧化保护层以及部分所述多个导电牺牲图案;以及

使用一第四蚀刻气体,进行一第四非等向性蚀刻工艺,移除未被所述多个硬遮罩图案覆盖的所述多个导电牺牲图案的彼此相连的所述多个底部,以形成彼此分离的多个导电牺牲柱。

2.如权利要求1所述的接触孔插塞的制造方法,其特征是,所述导电牺牲层的材质为多晶硅,且所述多个硬遮罩图案的材质为氮化硅。

3.如权利要求1所述的接触孔插塞的制造方法,其特征是,所述导电牺牲层上具有一原生氧化物,且进行所述第一非等向性蚀刻工艺之前更包括:

使用一第五蚀刻气体,进行一第五非等向性蚀刻工艺,移除未被所述多个硬遮罩图案覆盖的该原生氧化物。

4.如权利要求1所述的接触孔插塞的制造方法,其特征是,进行所述第三非等向性蚀刻工艺之前的所述多个导电牺牲图案靠近所述多个底部的第一部分的宽度大于靠近所述多个硬遮罩图案的第二部分的宽度。

5.如权利要求4所述的接触孔插塞的制造方法,其特征是,所述多个氧化保护层靠近所述多个硬遮罩图案的第三部分的厚度大于所述多个氧化保护层靠近所述多个导电牺牲图案的所述多个底部的第四部分的厚度。

6.如权利要求1所述的接触孔插塞的制造方法,其特征是,进行所述第三非等向性蚀刻工艺之后,所述多个导电牺牲图案的所述多个底部和靠近所述多个底部的部分所述多个侧壁是从所述多个氧化保护层暴露出来。

7.如权利要求1所述的接触孔插塞的制造方法,其特征是,所述多个导电牺牲柱的高宽比大于或等于7:1。

8.如权利要求1所述的接触孔插塞的制造方法,其特征是,所述接触孔插塞的制造方法更包括:

全面性填入一介电材料,并使所述介电材料的一顶面与所述多个硬遮罩图案的顶面共平面;

移除所述多个硬遮罩图案和所述多个导电牺牲柱,以形成多个接触孔开口;以及

于所述多个接触孔开口中填入一导电材料,以形成多个接触孔插塞。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华邦电子股份有限公司,未经华邦电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310038698.1/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top