[发明专利]静电电容元件及谐振电路有效
| 申请号: | 201280052251.3 | 申请日: | 2012-08-21 |
| 公开(公告)号: | CN103890884B | 公开(公告)日: | 2019-03-08 |
| 发明(设计)人: | 佐藤则孝 | 申请(专利权)人: | 迪睿合电子材料有限公司 |
| 主分类号: | H01G4/232 | 分类号: | H01G4/232;H01G4/30;H03H5/00;H03H7/01 |
| 代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 何欣亭;王忠忠 |
| 地址: | 日本*** | 国省代码: | 日本;JP |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 静电 电容 元件 谐振 电路 | ||
由电介质层(3)和隔着电介质层(3)而层叠、并以使构成静电电容的电极主体的中心配置在层叠方向的直线上的方式配置的至少3个以上的内部电极形成的2个以上的电容器构成电容元件主体(2)。该电容元件主体(2)中,该2个以上的电容器沿内部电极的层叠方向串联连接。而且,在电容元件主体(2)的侧面形成与构成静电电容的电极主体电连接的外部端子(20~23)。
技术领域
本发明涉及静电电容元件,尤其涉及具备沿电极的层叠方向串联连接而配置的多个电容器的静电电容元件。另外,涉及具备该静电电容元件的谐振电路。
背景技术
以前,本申请发明人提出了由沿内部电极的层叠方向串联连接的多个可变电容电容器构成的可变电容器件(专利文献1)。在专利文献1记载的技术中,通过采用将隔着电介质层构成各可变电容电容器的内部电极层叠的结构,能够减少单位层的内部电极的数,可以扩大电极、电容值等的设计自由度。
另一方面,本申请发明人提出了在层叠多个内部电极而形成的电容元件中,作为应力控制部,在形成静电电容的电容元件主体设置无关系的内部电极,通过在烧成时产生的残留应力来提高电特性的技术(专利文献2)。在专利文献2记载的技术中,通过在电容元件主体的上下设置层叠内部电极而形成的应力控制部,能够使在电容元件烧成时起因于电介质层的收缩的内部应力产生于电容元件主体的电介质层。其结果是,能够提高电容元件主体的电介质层的相对介电常数。
现有技术文献
专利文献
专利文献1:日本特开2011-119482号公报
专利文献2:WO2011/013658号公报。
发明内容
发明要解决的课题
此外,在专利文献1记载的可变电容器件中也因烧结时的电介质层的收缩而产生内部应力。然而,各层中的内部电极的形状是根据静电电容而适当设定的,并不是考虑内部应力的形状。另外,在专利文献1中,存在的问题是通过改变构成串联连接的各可变电容电容器的内部电极的面积积,形成在串联连接的各可变电容电容器间不形成电容器的电极部分,因该电极部分导致电极电阻过于增加。
鉴于上述点,本公开的目的是在具备沿电极的层叠方向串联连接的多个电容器的静电电容元件中提高电特性。另外,目的在于通过采用该静电电容元件来提供可靠性优异的谐振电路。
用于解决课题的方案
本公开的静电电容元件具备电容元件主体和外部端子。电容元件主体具备电介质层和隔着电介质层而层叠的、以使构成静电电容的电极主体的重心配置在层叠方向的直线上的方式配置的至少3个以上的内部电极。而且,在电容元件主体中,通过这些内部电极形成2个以上的电容器,该2个以上的电容器沿内部电极的层叠方向串联连接。另外,外部端子形成在电容元件主体的侧面,并电连接至构成静电电容的电极主体。
本公开的静电电容元件中,由于构成静电电容的电极主体的重心配置在层叠方向的直线上,所以以使电容元件主体烧成时的电极材料或电介质材料的收缩方向朝着其重心所配置的直线的方式产生收缩。由此,残留应力集中于内部形成的电容器的中心。
本公开的谐振电路,具备:包含上述的静电电容元件的谐振电容器;和与谐振电容器连接的谐振线圈。
依据本公开,在具备沿电极的层叠方向串联连接的多个电容器的静电电容元件中,能够增大制造时烧成处理中产生的残留应力,因此能谋求电特性的提高。
附图说明
图1A是本公开的第1实施方式所涉及的可变电容元件的概略立体图,图1B是可变电容元件的截面结构图;
图2是从长边方向的一个侧面观看本公开的第1实施方式所涉及的可变电容元件主体时的分解图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于迪睿合电子材料有限公司,未经迪睿合电子材料有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201280052251.3/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种非晶带材分料设备
- 下一篇:一种电容式指纹传感器的封装结构





