[发明专利]一种使用FPGA实现SV数据32位寻址访问的方法有效
申请号: | 201210559297.6 | 申请日: | 2012-12-20 |
公开(公告)号: | CN103037032A | 公开(公告)日: | 2013-04-10 |
发明(设计)人: | 肖正强;侯志光;袁海涛;胡炯;周涛;陈秋荣;徐万方;肖鲲;房同忠 | 申请(专利权)人: | 北京四方继保自动化股份有限公司 |
主分类号: | H04L29/12 | 分类号: | H04L29/12;H04L29/06 |
代理公司: | 北京金阙华进专利事务所(普通合伙) 11224 | 代理人: | 吴鸿维 |
地址: | 100085 北京*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 使用 fpga 实现 sv 数据 32 寻址 访问 方法 | ||
1.一种使用可编程逻辑阵列FPGA实现采样值SV数据32位寻址访问的方法,该方法使用FPGA将接收到IEC61850-9-2协议SV数据转化为纯32位寻址处理器可直接读取的数据;其特征在于,所述方法包括以下步骤:
(1)采用一个可编程逻辑阵列FPGA接收以太网数据;
(2)所述FPGA将接收到的以太网数据通过以太网报文类型码进行筛选,报文类型码为0x88BA的数据是SV数据,对于报文类型码为0x88BA的SV数据通过以下步骤进一步处理;
(3)将SV数据中的以太网帧头内容按单元分配32位对齐的存储单元,进行数据拷贝,不足32位部分用0补齐,然后存储在内存中,其中,介质访问控制数据占3个32位单元,其它数据各占1个32位单元,所述以太网帧头内容包括以下数据:介质访问控制数据MAC、优先级和标记Priority & tagged、报文类型码Ethertype、应用标识APPID、长度Length、保留字Reserved;
(4)将SV数据中的应用协议数据单元APDU进行32位对齐重组,其处理方法为:根据IEC61850-9-2协议,SV数据中的应用协议数据单元APDU由多个按照抽象语法记法1、即ASN.1编码规则的数据单元组合而成,将每个按照ASN.1编码规则的数据单元的标记Tag和长度Length组成一个32位数据并且分配一个32位对齐单元存储,数据值Value从下一个32位单元开始存储;如果数据值Value中又嵌套了按照ASN.1编码规则的数据单元,则重新根据上述规则进行处理;
(5)所述FPGA将根据步骤(3)和(4)重组后的SV数据传输给数据处理器DSP,由DSP进行数据读取,其中重组后的SV数据均按照32位对齐进行了存储。
2.根据权利要求1所述的使用FPGA实现SV数据32位寻址访问的方法,其特征在于:
根据ASN.1单元编码规则,将SV数据转化为32位对齐的特征数据,供后级纯32位寻址处理器可直接读取的数据,用于符合IEC61850-9-2协议数字化采样值的处理。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京四方继保自动化股份有限公司,未经北京四方继保自动化股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210559297.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种实用漏斗
- 下一篇:固定式驱动丝杠升降台