[发明专利]降压电源电路有效
| 申请号: | 201210510913.9 | 申请日: | 2012-12-03 |
| 公开(公告)号: | CN103176495A | 公开(公告)日: | 2013-06-26 |
| 发明(设计)人: | 儿玉宽人;田岛章光;近藤英晃;森胁理 | 申请(专利权)人: | 富士通半导体股份有限公司 |
| 主分类号: | G05F1/56 | 分类号: | G05F1/56 |
| 代理公司: | 北京东方亿思知识产权代理有限责任公司 11258 | 代理人: | 李晓冬 |
| 地址: | 日本神*** | 国省代码: | 日本;JP |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 降压 电源 电路 | ||
1.一种降压电源电路,其包括:
第一和第二基准电压源电路,被配置为生成规定的基准电压;
第一降压电压生成电路,包括:源极被提供第一电压的晶体管,提供在所述晶体管与第二电压之间由多个电阻器串联连接而成的电阻器串,和控制所述晶体管的运算放大器,所述第一降压电压生成电路在所述电阻器串中的多个电阻器耦接节点之中的第一节点处生成第一降压输出电压;
多个开关,分别地耦接到所述多个电阻器连接节点;
比较电路,被配置为将由所述多个开关共同连接的共同节点的电压与所述第二基准电压源电路的输出电压比较,同时所述多个开关被切换;和
校准控制电路,被配置为根据所述比较电路的比较结果选择所述多个开关中的任何一个以实施校准,其中,
在所述第一降压电压生成电路的校准操作期间,所述校准控制电路将所述多个电阻器耦接节点之中的第二节点连接至所述运算放大器的非反相输入端,将所述第一基准电压源电路的输出连接至所述运算放大器的反相输入端;并且,
在所述第一降压电压生成电路的校准之后,所述校准控制电路将所述共同节点连接至所述运算放大器的非反相输入端,并且将所述第二基准电压源电路的输出连接至所述运算放大器的反相输入端。
2.根据权利要求1所述的降压电源电路,其中,
所述第一基准电压源电路输出第一基准电压,并且
所述第二基准电压源电路输出具有比所述第一基准电压的变化大的变化的第二基准电压。
3.根据权利要求1所述的降压电源电路,还包括第二降压电压生成电路,该第二降压电压生成电路被配置为使用所述第一降压输出电压作为基准电压并从外部电源电压生成第二降压输出电压。
4.根据权利要求1所述的降压电源电路,其中,所述校准控制电路根据所述比较电路的结果选择开关,以使得所述共同节点电压与所述第二基准电压之间的差值变小。
5.根据权利要求2所述的降压电源电路,其中,所述校准控制电路根据所述比较电路的结果选择开关,以使得所述共同节点电压与所述第二基准电压之间的差值变小。
6.根据权利要求3所述的降压电源电路,其中,所述校准控制电路根据所述比较电路的结果选择开关,以使得所述共同节点电压与所述第二基准电压之间的差值变小。
7.根据权利要求1所述的降压电源电路,其中,所述校准控制电路被提供所述多个电阻器耦接节点之中的第三节点的电源电压。
8.根据权利要求2所述的降压电源电路,其中,所述校准控制电路被提供所述多个电阻器耦接节点之中的第三节点的电源电压。
9.根据权利要求3所述的降压电源电路,其中,所述校准控制电路被提供所述第二降压输出电压。
10.根据权利要求4所述的降压电源电路,其中,当具有所述比较电路的结果的测定信号从第一逻辑电平改变为第二逻辑电平时,所述校准控制电路输出第一控制信号;
所述降压电源电路还包括:第一切换电路,该第一切换电路响应于所述第一控制信号将所述运算放大器的反相输入端的连接从所述第一基准电压源电路切换至所述第二基准电压源电路;和
第二切换电路,该第二切换电路响应于所述第一控制信号将所述运算放大器的非反相输入端的连接从所述第二节点切换至所述共同节点。
11.根据权利要求5所述的降压电源电路,其中,所述第三节点是所述第一节点。
12.根据权利要求1所述的降压电源电路,其中,所述第一基准电压源电路被提供外部电源电压,并且在所述第一降压电压生成电路的校准完成之后,所述外部电源电压被断开。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士通半导体股份有限公司,未经富士通半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210510913.9/1.html,转载请声明来源钻瓜专利网。





