[发明专利]存储器中的峰值功率管理机构无效

专利信息
申请号: 201210390407.0 申请日: 2012-10-16
公开(公告)号: CN103093802A 公开(公告)日: 2013-05-08
发明(设计)人: E·M·麦库姆斯 申请(专利权)人: 苹果公司
主分类号: G11C7/12 分类号: G11C7/12;G11C7/24
代理公司: 中国国际贸易促进委员会专利商标事务所 11038 代理人: 邹姗姗
地址: 美国加*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 存储器 中的 峰值 功率 管理机构
【说明书】:

技术领域

本公开内容涉及存储器,并且更具体地涉及峰值功率降低。

背景技术

许多设备包括嵌入式存储器和/或板上存储器。在许多这样的设备中,这些存储器可能占据集成电路管芯的主要部分。相应地,这些存储器可能消耗大量功率。然而,在一些情况中,有问题的可能不是所消耗的平均功率,而是峰值功率,这是因为,电流使用中的电涌或大的峰值可能导致主Vdd电源上的电压跌落。这些电压跌落不仅可能导致存储器的不适当操作,而且可能导致连接到该电源的其它电路的不适当操作。

发明内容

公开了存储器中的用于管理峰值功率的机构的各种实施例。广泛地说,可以预料到存储器存储阵列中的用于管理峰值功率的机构。在包括许多子阵列块的存储器中,通过使对于每个子阵列块的字线信号激活相交错,可能降低与读操作和写操作相关联的峰值电流。具体地,字线单元可以被配置成生成对于每个子阵列块的字线信号,使得一个子阵列块的读字线信号并不与另一个子阵列块的写字线信号同时地从一个逻辑电平转换到另一个逻辑电平。此外,字线单元可以被配置成生成对于每个子阵列块的字线信号,使得给定子阵列块的读字线不与另一子阵列块的读字线信号同时地从一个逻辑电平转换到另一个逻辑电平。

在一个实施例中,一种存储器包括存储阵列,所述存储阵列包括多个子阵列块,并且每个子阵列块包括字线驱动单元。每个字线驱动单元可以生成用于发起读操作的读字线信号以及用于发起写操作的写字线信号,使得给定字线驱动单元的读字线信号和不同字线驱动单元的写字线不会同时地从一个逻辑电平转换到另一个逻辑电平。

在一种具体实现中,每个字线驱动单元还可以生成读字线信号,使得没有读字线信号同时地从一个逻辑电平转换到另一个逻辑电平。

附图说明

图1是处理器的方框图。

图2是包括用于降低峰值功率的机构的存储器的一部分的一个实施例的方框图。

图3是描述图2中的存储器的实施例的操作方面的时序图。

图4是描述图2中的存储器的实施例的额外操作方面的时序图。

图5是系统的一个实施例的方框图。

通过例子的方式在附图中示出了具体实施例,并且将在本文中详细地描述这些具体实施例。然而,应当理解的是,即使在针对特定特征只描述单个实施例的情况下,附图和详细描述也并不是要将权利要求限制于所公开的特定实施例。相反,意图是要覆盖对于从公开内容受益的本领域技术人员显而易见的所有修改、等价形式以及替换。在本公开内容中提供的特征的例子旨在是解释性的而不是限制性的,除非明确另外地陈述。

如贯穿本申请使用的,以许可的意义(即,具有……的可能的意思)而不是强制的意义(即,必须的意思)来使用词语“可以”。类似地,词语“包括(include)”、“包括(including)”和“包括(includes)”表示包括但不限于。

各个单元、电路或其它组件可以被描述为“被配置成”执行一任务或多个任务。在这样的上下文中,“被配置成”是对结构的宽泛记载,通常表示“具有”在操作期间执行该任务或多个任务的“电路”。这样,即使在单元/电路/组件当前未开启时,单元/电路/组件也可以被配置成执行任务。通常,形成与“被配置成”相对应的结构的电路可以包括硬件电路。类似地,为了便于描述,可以将各种单元/电路/组件描述成执行任务或多个任务。这样的描述应当被解释成包括短语“被配置成”。记载被配置成执行一个或多个任务的单元/电路/组件明确地旨在不援引U.S.C.§112第35条第6款来解释该单元/电路/组件。

本公开内容的范围包括本文(显式地或隐式地)公开的任何特征或特征组合或者其任意概括,而不管其是否消除了本文所解决的问题中的任何一个或全部。相应地,在该申请(或者要求其优先权的申请)进行期间,可以针对任何特征任何这样的组合来形成新的权利要求。具体地,参考所附权利要求,可以将来自从属权利要求的特征与独立权利要求的特征组合,并且可以以任何适当的方式而不仅仅是所附权利要求中枚举的特定组合方式来组合来自各个独立权利要求的特征。

具体实施方式

现在转到图1,示出了处理器的一个实施例的方框图。处理器10包括耦合到获取控制单元12的指令高速缓存(ICache)14。该处理器还包括耦合到获取控制单元12以及寄存器组22的解码单元16,寄存器组22进而耦合到执行内核24。执行内核24耦合到接口单元34,接口单元34可以根据需要耦合到处理器10的外部接口。注意,在为了简化的适当情况中,可以只使用数字来提及具有包括数字和字母的附图标记的组件。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苹果公司,未经苹果公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201210390407.0/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top