[发明专利]一种基于三模冗余的星载综合电子系统有效

专利信息
申请号: 201210385527.1 申请日: 2012-10-11
公开(公告)号: CN102945217A 公开(公告)日: 2013-02-27
发明(设计)人: 陈江渝;王慧泉;金仲和;汪宏浩 申请(专利权)人: 浙江大学
主分类号: G06F13/40 分类号: G06F13/40;G06F13/10
代理公司: 杭州天勤知识产权代理有限公司 33224 代理人: 胡红娟
地址: 310027 浙*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 冗余 综合 电子 系统
【权利要求书】:

1.一种基于三模冗余的星载综合电子系统,包括:数据处理模块、数据存储模块、接口扩展模块和供电模块,其特征在于:所述数据处理模块与接口扩展模块相连接;所述数据处理模块与所述数据存储模块相连接;所述供电模块输出分别与数据处理模块输入、数据存储模块输入相连接;

所述数据处理模块采用基于时钟同步的三模冗余设计;所述的数据处理模块包括:3片同构主控DSP、FPGA以及3片相同的用于同构主控DSP加载的SPI Serial FLASH组成;

所述3片同构主控DSP为数据处理的运算单元,运行相同的程序;

所述FPGA用于实现所述的数据处理模块的三模冗余单元、虚拟DMA单元、循环加载单元和所述接口扩展模块;

所述SPI Serial FLASH用于存储3片同构主控DSP程序,3片SPI SerialFLASH各自存储一份同构主控DSP程序;

所述3片同构主控DSP通过EMIFA口与所述FPGA实现的三模冗余单元相连接,所述FPGA实现的三模冗余单元与所述FPGA实现的虚拟DMA单元相连接,所述FPGA实现的虚拟DMA单元与所述接口扩展模块相连接;

所述3片同构主控DSP通过加载用SPI口与所述FPGA实现的循环加载单元相连接,所述FPGA实现的循环加载单元与所述SPI Serial FLASH相连接;

所述的数据存储模块包括:若干片铁电存储器和若干片NAND FLASH组成,所述铁电存储器作为缓存,所述NAND FLASH作为主存储器。

2.根据权利要求1所述的基于三模冗余的星载综合电子系统,其特征在于:所述的数据处理模块的3个同构主控DSP采用循环加载同步启动。

3.根据权利要求1或2所述的基于三模冗余的星载综合电子系统,其特征在于:所述的数据处理模块中3个同构主控DSP时钟同频率同相位,同一系统时钟源通过所述FPGA的PLL之后同时给3个同构主控DSP提供时钟。

4.根据权利要求1所述的基于三模冗余的星载综合电子系统,其特征在于:所述的数据存储模块由1片铁电存储器和1片NAND FLASH组成。

5.根据权利要求1所述的基于三模冗余的星载综合电子系统,其特征在于:所述接口扩展模块包括12路SPI接口,6路UART接口,7路I2C接口,6路UART接口中有1路UART接口提供了由LVTTL到RS232的电平转换功能。

6.根据权利要求5所述的基于三模冗余的星载综合电子系统,其特征在于:所述接口扩展模块与所述FPGA实现的虚拟DMA兼容。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学,未经浙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201210385527.1/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top