[发明专利]用来检测时脉抖动的检测电路有效
| 申请号: | 201210143391.3 | 申请日: | 2012-05-10 |
| 公开(公告)号: | CN103391072A | 公开(公告)日: | 2013-11-13 |
| 发明(设计)人: | 涂志芳 | 申请(专利权)人: | 扬智科技股份有限公司 |
| 主分类号: | H03K5/19 | 分类号: | H03K5/19 |
| 代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 任默闻 |
| 地址: | 中国台*** | 国省代码: | 中国台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 用来 检测 抖动 电路 | ||
1.一种检测电路,其特征在于,用来检测一时脉信号中是否包含时脉抖动,包含:
一延迟电路,用以产生一延迟信号;以及
一判断电路,耦接于所述延迟电路,用以依据所述时脉信号与所述延迟信号来产生一第一输出信号与一第二输出信号,并比较所述第一输出信号与所述第二输出信号来产生一第一检测信号,以指出所述时脉信号中是否包含时脉抖动。
2.如权利要求1所述的检测电路,其特征在于,所述判断电路包含:
一第一D型正反器,耦接于所述延迟电路,用以依据所述时脉信号与所述延迟信号来产生所述第一输出信号;
一第二D型正反器,耦接于所述第一D型正反器,用以依据所述时脉信号与所述第一输出信号来产生所述第二输出信号;以及
一第一逻辑门,耦接于所述第一D型正反器与所述第二D型正反器,用以对所述第一输出信号与所述第二输出信号进行一逻辑运算来产生所述第一检测信号。
3.如权利要求2所述的检测电路,其特征在于,所述延迟电路延迟并反相所述第一输出信号来产生所述延迟信号。
4.如权利要求1所述的检测电路,其特征在于,另包含有:
一维持电路,耦接于所述判断电路,用以依据所述第一检测信号来产生一第二检测信号,其中所述第二检测信号持续指出所述时脉信号中是否包含时脉抖动。
5.如权利要求4所述的检测电路,其特征在于,所述维持电路包含有:
一第二逻辑门,耦接于所述第一逻辑门,用以对所述第一检测信号与所述第二检测信号进行一逻辑运算,产生一逻辑输出信号;以及
一第三D型正反器,耦接于所述第二逻辑门,用以依据所述时脉信号与所述第二逻辑门逻辑输出信号来产生所述第二检测信号。
6.如权利要求2所述的检测电路,其特征在于,所述延迟电路包含:
一信号产生装置,用以产生一输入信号;以及
一延迟单元,用以延迟所述输入信号来产生所述延迟信号。
7.如权利要求6所述的检测电路,其特征在于,所述信号产生装置包含:
一反相器,用以将所述输入信号反相以产生一反相后的输入信号;以及
一第三D型正反器,耦接于所述反相器,用以依据所述反相后的输入信号与所述时脉信号来产生所述输入信号。
8.如权利要求6所述的检测电路,其特征在于,另包含有:
一维持电路,耦接于所述判断电路,用以依据所述第一检测信号来产生一第二检测信号,其中所述第二检测信号为所述第二检测信号持续指出所述时脉信号中是否包含时脉抖动。
9.如权利要求8所述的检测电路,其特征在于,所述维持电路包含有:
一第二逻辑门,耦接于所述第一逻辑门,用以对所述第一检测信号与所述第二检测信号进行一或运算,产生一逻辑输出信号;以及
一第四D型正反器,耦接于所述第二逻辑门,用以依据所述时脉信号与所述逻辑输出信号来产生所述第二检测信号。
10.一种时脉抖动检测电路,其特征在于,用以检测一时脉信号是否包含一时脉抖动,包含有多个如权利要求1所述的检测电路,其中所述些检测电路的延迟电路具有不同的延迟量。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于扬智科技股份有限公司,未经扬智科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210143391.3/1.html,转载请声明来源钻瓜专利网。





