[发明专利]单总线芯片的测试方法有效
申请号: | 201210005107.6 | 申请日: | 2012-01-06 |
公开(公告)号: | CN103197225B | 公开(公告)日: | 2017-03-29 |
发明(设计)人: | 张晓徽 | 申请(专利权)人: | 珠海天威技术开发有限公司 |
主分类号: | G01R31/28 | 分类号: | G01R31/28 |
代理公司: | 珠海智专专利商标代理有限公司44262 | 代理人: | 林永协 |
地址: | 519060 广东省珠海*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 总线 芯片 测试 方法 | ||
技术领域
本发明涉及芯片测试领域,尤其是涉及一种对单总线芯片的测试方法。
背景技术
现有的成像设备,如喷墨打印机或激光打印机都设有可拆卸地安装到成像设备内的耗材容器,如墨盒或碳粉盒,用来容纳打印使用的耗材,如墨水或碳粉。现有的耗材容器大多设有芯片,且成像设备内也设有电路板,电路板上设有控制器,控制器与耗材容器进行通信。控制器与芯片之间是通过单总线的方式进行通信,因此耗材芯片也大多设置单总线芯片,如达拉斯公司生产的芯片。
由于耗材芯片内需要存储与成像设备及耗材容器相关的数据,因此将耗材芯片安装到耗材容器之后,需要对耗材芯片进行测试,主要是针对单总线芯片进行测试。测试时,使用测试主机与被测试的单总线芯片连接,然后读取芯片内的数据,并模仿成像设备工作,向芯片发送命令,检测芯片能够正确执行命令。
参见图1,对单总线芯片进行测试,往往使用单片机10作为测试主机,进行测试前,需要将被测试的芯片11与单片机10连接。连接时,首先将单片机10的接地引脚GND与芯片11的接地管脚GND连接,然后将单片机10的一个引脚GPIO连接至芯片11的数据管脚DAT,并且将单片机10的引脚GPIO通过电阻R1连接至直流电源VCC,将引脚GPIO设置为数据输入引脚,即芯片11的数据可以通过引脚GPIO输入至单片机10内。
连接后,单片机10通过引脚GPIO向芯片11发送命令以及数据,芯片11根据接收的命令向单片机10返回数据,单片机10根据接收的数据判断芯片11是否正常工作。
但是,单总线芯片对管脚的连接以及管脚的输入、输出信号有严格的要求,一旦接地管脚GND与数据管脚DAT的连接错误,例如将数据管脚DAT连接到单片机10的接地引脚GND上,将接地管脚GND连接至单片机10的引脚GPIO上,芯片11即无法工作。然而,由于不少的单总线芯片在外观上并没有明显标记接地管脚GND与数据管脚DAT,测试时很容易会将两个管脚混淆,也就是将两个管脚反接,导致测试不成功。此时,需要将两个管脚的连接线反接,才能进行测试,这给测试操作带来极大的不便,也导致测试效率不高。
发明内容
本发明的主要目的是提供一种测试主机能够自动判断被测试芯片管脚且进行测试的单总线芯片测试方法。
本发明的另一目的是提供一种测试测试效率较高的单总线芯片测试方法。
为实现上述的主要目的,本发明提供的单总线芯片测试方法包括将测试主机的第一引脚连接至被测试芯片的第一管脚,第一引脚还通过第一电阻连接至直流电源,将测试主机的第二引脚连接至芯片的第二管脚,第二引脚还通过第二电阻连接至直流电源,第一管脚与第二管脚中的一个为数据管脚,另一个为接地管脚;将第一引脚设置为数据输出引脚并输出接地信号,将第二引脚设置为数据输入引脚;待芯片上电后,测试主机读取第二引脚输入的信号,并判断取的信号是否为低电平信号,如是,则将第一引脚设置为数据输入引脚,将第二引脚设置为数据输出引脚并输出接地信号,并通过第一引脚与芯片进行通信;如否,通过第二引脚与芯片进行通信。
由上述方案可见,芯片的接地管脚与数据管脚均连接至测试主机的引脚上,测试主机将其中一个引脚设置为数据输入模式,将另一个引脚设置成输出模式并输出接地信号,这样测试主机可以灵活地改变两个引脚的输入/输出模式,即使芯片的接地管脚与数据管脚被反接,测试主机能够自动改变两个引脚的状态与输出信号,确保能够对芯片进行测试。这样,连接芯片时无需区分芯片的接地管脚与数据管脚,即使连接错误也不需要重新连接,大大提高了测试效率。
一个优选的方案是,第一引脚与第二引脚均为双工输入输出引脚。这样,第一引脚与第二引脚均能作为数据输入引脚使用,也能作为数据输出引脚使用,有利于测试主机改变两个引脚的工作状态。
进一步的方案是,将第一引脚设置为数据输出引脚并输出接地信号后,测试主机延时预定时间后向芯片上电。
由此可见,将测试主机与被测试芯片连接后,并不是直接给芯片上电,而是延时预定时间后才给芯片上电,这是因为被测试芯片内往往设有电容,在延时时间内能够给电容充电的时间,以便于芯片上电后,芯片内的电容已经储存有一定的电量,满足芯片测试的需要。
附图说明
图1是现有单总线芯片测试方法中测试主机与芯片连接的电原理图。
图2是本发明实施例中测试主机与芯片连接的电原理图。
图3是本发明实施例中测试主机与芯片连接另一种情况的电原理图。
以下结合附图及实施例对本发明作进一步说明。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海天威技术开发有限公司,未经珠海天威技术开发有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210005107.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种芳纶包芯聚乙烯纤维面料
- 下一篇:一种具有保健作用的药酒及制备方法与用途