[发明专利]低密度校验码的译码系统有效
申请号: | 201010235312.2 | 申请日: | 2010-07-28 |
公开(公告)号: | CN101895375A | 公开(公告)日: | 2010-11-24 |
发明(设计)人: | 王轶翔;李浩然;俞晖;徐友云 | 申请(专利权)人: | 上海交通大学 |
主分类号: | H04L1/00 | 分类号: | H04L1/00;H03M13/11 |
代理公司: | 上海交达专利事务所 31201 | 代理人: | 王锡麟;王桂忠 |
地址: | 200240 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 密度 校验码 译码 系统 | ||
1.一种低密度校验码的译码系统,包括:若干译码处理装置、第一存储单元、第二存储单元、译码处理装置交织网络和迭代终止处理装置,其特征在于,第一存储单元分别与每个译码处理装置相连传输上次迭代的校验更新值和本次迭代的校验更新值,迭代终止处理装置分别与每个译码处理装置相连传输迭代终止信号和行校验判决信息,第二存储单元分别与每个译码处理装置相连传输信息节点的后验概率似然比和后验概率似然比更新值,每个译码处理装置分别与译码处理装置交织网络相连传输信息节点的后验概率似然比更新值,译码处理装置交织网络与第二存储单元相连传输调序后的信息节点的后验概率似然比更新值;
所述的译码处理装置包括:第一2选1选择器、异或运算器、比特信息运算器、校验节点信息运算器和信息节点后验概率似然比运算器,其中:异或运算器与迭代终止处理装置相连传输对应当前校验节点的行重个信息节点的后验概率似然比符号位的异或结果信息,第一2选1选择器与第二存储单元相连传输信息节点后验概率似然比信息,第一2选1选择器与异或运算器相连传输选择的信息节点的后验概率似然比信息,第一2选1选择器与比特信息运算器相连传输选择的信息节点的后验概率似然比信息,第一存储单元与比特信息运算器相连传输上次迭代的校验更新值,比特信息运算器与校验节点信息运算器相连传输信息节点的比特更新值,校验节点信息运算器与第一存储单元相连传输本次迭代的校验更新值,校验节点信息运算器与信息节点后验概率似然比运算器相连传输本次迭代的校验更新值和信息节点的比特更新值,信息节点后验概率似然比运算器与译码处理装置交织网络相连传输信息节点后验概率似然比更新值。
2.根据权利要求1所述的低密度校验码的译码系统,其特征是,所述的比特信息运算器包括:第一减法器、第一补码转换器和第一截位运算器,其中:第一减法器与第一2选1选择器相连传输信息节点后验概率似然比,第一减法器与第一存储单元相连传输上次迭代的校验更新值,第一减法器与第一补码转换器相连传输信息节点的信息更新值,第一补码转换器与第一截位运算器相连传输信息节点的信息更新值的符号位绝对值数字形式信息,第一截位运算器与校验节点信息运算器相连传输信息节点的比特更新值。
3.根据权利要求1所述的低密度校验码的译码系统,其特征是,所述的校验节点信息运算器包括:缓存器、第一比较器、第一寄存器、第二2选1比较器、第二寄存器、第二比较器、译码后修正装置、第二截止运算器和第二补码转换器,其中:缓存器与比特信息运算器相连传输信息节点的比特更新值,缓存器分别与第二比较器和信息节点后验概率似然比运算器相连传输信息节点的比特更新值,第一比较器与比特信息运算器相连传输信息节点的比特更新值,第一比较器与第二2选1比较器相连传输数据位宽个1或者是当前比特更新值的最小值和次小值的符号位,第一比较器与第一寄存器相连传输当前比特更新值的更新后最小值和次小值的符号位,第一寄存器与第二2选1选择器相连传输当前比特更新值的更新后最小值和次小值的符号位,第一比较器与第二寄存器相连传输当前比特更新值的更新后最小值和次小值的符号位,第二寄存器与第二比较器相连传输当前比特更新值的更新后最小值和次小值的符号位,第二比较器与译码后修正装置相连传输当前比特更新值的更新后最小值或次小值的符号位以及信息节点比特更新值的异或符号位信息,译码后修正装置与第二截位运算器相连传输线性函数修正后的信息,第二截位运算器与第二补码转换器相连传输本次迭代的校验更新值的符号位绝对值数字形式信息,第二补码转换器分别与第二存储单元和信息节点后验概率似然比运算器相连传输本次迭代的校验更新值。
4.根据权利要求1所述的低密度校验码的译码系统,其特征是,所述的译码后修正装置包括:n+1个比较单元、n个减法单元、1个限幅器和1个置零器,其中:第一比较单元与第二比较单元相连,第二比较单元与第一减法单元相连,第一减法单元与第三比较单元相连,第i比较单元与第i-1减法单元相连,第i-1减法单元与第i+1比较单元相连,以此类推,第n减法单元与第二截位运算器相连,限幅器的一端与第一比较单元相连,限幅器的另一端与第二截位运算器相连,置零器的一端与第n+1比较单元相连,置零器的另一端与第二截位运算器相连。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海交通大学,未经上海交通大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010235312.2/1.html,转载请声明来源钻瓜专利网。