[发明专利]一种利用直接数字合成技术实现频率微调的方法及装置有效
申请号: | 200910273340.0 | 申请日: | 2009-12-18 |
公开(公告)号: | CN101771382A | 公开(公告)日: | 2010-07-07 |
发明(设计)人: | 吕明毅;杨耀庭;王志勇;甘洪文;刘全才 | 申请(专利权)人: | 武汉虹信通信技术有限责任公司 |
主分类号: | H03D7/00 | 分类号: | H03D7/00;H03L7/08 |
代理公司: | 武汉宇晨专利事务所 42001 | 代理人: | 黄瑞棠 |
地址: | 430073 湖北省*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 利用 直接 数字 合成 技术 实现 频率 微调 方法 装置 | ||
1.一种利用直接数字合成技术实现频率微调的方法,其特征在于:
①采用四级混频,其中包括两级下变频与两级上变频;
②第一级混频为下变频,第四级混频为上变频,共用一个PLL本振电路提 供的高本振,本振信号的频率在200MHz~2000MHz内,其作用是将高频信号搬移 到中频频段以便于后级频率微调,以及将微调后的中频信号搬移回原频段范围;
③第二级混频为下变频,第三级混频为上变频,各由一个DDS本振电路提 供中频本振信号,两个DDS本振电路共用一个外部参考源,中频本振信号频率都 在20MHz~200MHz内,两个本振信号的频率可以相同也可以不同,不同时频率之 差为频率调整的幅度,最小可达0.1Hz;
具体由下列装置实现:
本装置包括现有的第一级混频器(10)、滤波及其它功能单元(30)、第四级 混频器(50)、PLL本振电路单元(60)和控制单元(80);
设置有第二级混频器(20)、第三级混频器(40)和DDS本振电路单元(70);
第一级混频器(10)、第二级混频器(20)、滤波及其它功能单元(30)、第 三级混频器(40)、第四级混频器(50)依次连接;
PLL本振电路单元(60)分别与第一级混频器(10)和第四级混频器(50) 连接;
DDS本振电路单元(70)分别与第二级混频器(20)和第三级混频器(40) 连接;
控制单元(80)分别与PLL本振电路单元(60)和DDS本振电路单元(70) 连接;
所述的PLL本振电路单元(60)包括前后依次连接的PLL外部参考源(61)、 PLL本振电路(62)和功分器(63);
PLL外部参考源(61)为PLL本振电路(62)提供参考信号,保证其正常工 作,产生指定频率的信号,然后经功分器(63)将信号分为两路分别作为第一级 混频器(10)和第四级混频器(50)的本振信号;
所述的DDS本振电路单元(70)包括DDS下变频本振电路(71)、DDS上变 频本振电路(73)和DDS外部参考源(72);
DDS下变频本振电路(71)和DDS上变频本振电路(73)分别与DDS外部参 考源(72)连接;
DDS外部参考源(72)为DDS下变频本振电路(71)和DDS上变频本振电路 (73)提供参考信号,保证其正常工作,DDS下变频本振电路(71)和DDS上变 频本振电路(73)分别产生指定频率的信号并分别对应为第二级混频器(20)和 第三级混频器(40)提供本振信号;
所述的控制单元(80)或采用32位微处理器,或采用FPGA;
控制单元(80)分别与PLL本振电路(62)、DDS下变频本振电路(71)和 DDS上变频本振电路(73)连接,分别控制这三个本振电路的输出信号频率,同 时还监控这三个本振电路的工作状态;
所述的控制单元(80)的工作流程如下:
①对PLL本振电路(62)、DDS下变频本振电路(71)和DDS上变频本振电 路(73)进行初始化设置,使其各自输出指定频率信号;
②间隔100ms查询PLL本振电路(62)、DDS下变频本振电路(71)和DDS 上变频本振电路(73)的工作状态;
③若工作状态正常,错误状态计数器清零,并回到步骤②;若出现失锁, 错误状态计数器加1,若计数器不满10次,则对失锁电路重新进行初始化设置 后回到步骤②,若计数器已满10次,则结束程序并告警。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉虹信通信技术有限责任公司,未经武汉虹信通信技术有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910273340.0/1.html,转载请声明来源钻瓜专利网。