[发明专利]移位寄存器单元及液晶显示器栅极驱动装置有效
申请号: | 200910092003.1 | 申请日: | 2009-09-04 |
公开(公告)号: | CN102012591A | 公开(公告)日: | 2011-04-13 |
发明(设计)人: | 商广良;韩承佑 | 申请(专利权)人: | 北京京东方光电科技有限公司 |
主分类号: | G02F1/1362 | 分类号: | G02F1/1362;G02F1/1368 |
代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 刘芳 |
地址: | 100176 北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 移位寄存器 单元 液晶显示器 栅极 驱动 装置 | ||
1.一种移位寄存器单元,其特征在于,包括:
第一薄膜晶体管,其漏极和栅极均与信号输入端连接;
第二薄膜晶体管,其漏极与所述第一薄膜晶体管的源极连接,栅极与复位信号输入端连接,源极与低电压信号输入端连接;
第三薄膜晶体管,其漏极与第一时钟信号输入端连接,栅极与所述第一薄膜晶体管的源极连接,源极与信号输出端连接;
第四薄膜晶体管,其漏极与所述第三薄膜晶体管的源极连接,栅极与所述复位信号输入端连接,源极与所述低电压信号输入端连接;
第五薄膜晶体管,其漏极与所述第一薄膜晶体管的源极连接,源极与所述低电压信号输入端连接;
第六薄膜晶体管,其漏极与所述第三薄膜晶体管的源极连接,源极与所述低电压信号输入端连接;
第七薄膜晶体管,其漏极与第二时钟信号输入端连接,源极分别与所述第五薄膜晶体管的栅极和所述第六薄膜晶体管的栅极连接;
第八薄膜晶体管,其漏极与所述第七薄膜晶体管的源极连接,栅极与所述第一薄膜晶体管的源极连接,源极与所述低电压信号输入端连接;
第九薄膜晶体管,其漏极和栅极均与所述第二时钟信号输入端连接,源极与所述第七薄膜晶体管的栅极连接;
第十薄膜晶体管,其漏极与所述第九薄膜晶体管的源极连接,栅极与所述第一薄膜晶体管的源极连接,源极与所述低电压信号输入端连接。
2.根据权利要求1所述的移位寄存器单元,其特征在于,还包括电容,所述电容的两端分别与所述第三薄膜晶体管的栅极和所述信号输出端连接。
3.根据权利要求2所述的移位寄存器单元,其特征在于,还包括第十二薄膜晶体管,其漏极与所述信号输出端连接,源极与所述低电压信号输入端连接,栅极与所述第二时钟信号输入端连接。
4.根据权利要求3所述的移位寄存器单元,其特征在于,还包括第十一薄膜晶体管,其漏极与所述信号输入端连接,栅极与所述第二时钟信号输入端连接,源极与所述第一薄膜晶体管的源极连接。
5.根据权利要求1~4中任一权利要求所述的移位寄存器单元,其特征在于,所述第七薄膜晶体管沟道的宽长比和第八薄膜晶体管沟道的宽长比之间的比例为1/5~1/50;所述第九薄膜晶体管沟道的宽长比和第十薄膜晶体管沟道的宽长比之间的比例为1/5~1/50。
6.一种液晶显示器栅极驱动装置,其特征在于,包括沉积在液晶显示器阵列基板上的如权利要求1~5中任一权利要求所述的多个移位寄存器单元;
除第一个移位寄存器单元和最后一个移位寄存器单元外,其余每个移位寄存器单元的信号输出端均和与其相邻下一个移位寄存器单元的信号输入端以及与其相邻的上一个移位寄存器单元的复位信号输入端连接,第一个移位寄存器单元的信号输出端与第二个移位寄存器单元的信号输入端连接,最后一个移位寄存器单元的信号输出端和与其相邻的上一个移位寄存器单元的复位信号输入端以及自身的复位信号输入端连接;
第一个移位寄存器单元的信号输入端输入帧起始信号;
第奇数个移位寄存器单元的第一时钟信号输入端输入第一时钟信号,第二时钟信号输入端输入第二时钟信号,第偶数个移位寄存器单元的第一时钟信号输入端输入第二时钟信号,第二时钟信号输入端输入系统第一时钟信号;
每个移位寄存器单元的低电压信号输入端输入低电压信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京京东方光电科技有限公司,未经北京京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910092003.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种光刻机的调平系统
- 下一篇:液晶盒成盒装置及其方法