[发明专利]防止多核处理器中的写回竞争有效
申请号: | 200880103410.1 | 申请日: | 2008-06-20 |
公开(公告)号: | CN101802796A | 公开(公告)日: | 2010-08-11 |
发明(设计)人: | S·维欣;A·施托勒 | 申请(专利权)人: | 密普斯技术股份有限公司 |
主分类号: | G06F13/00 | 分类号: | G06F13/00 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 李玲 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 防止 多核 处理器 中的 竞争 | ||
1.一种在与包括至少两个处理器核单元的处理器中的处理器核单元相关 联的高速缓存的高速缓存线中保持数据的经修改副本的方法,所述方法包括:
选择包括经修改的高速缓存数据的高速缓存线以供写回操作;
向高速缓存一致性管理器单元发送对所选的高速缓存线的写回请求;
从所述高速缓存一致性管理器单元接收第一干预消息;
确定所述第一干预消息是否与来自发出请求的处理器核单元对所述经修 改的高速缓存数据的请求相关联;以及
响应于确定所述第一干预消息与对所述经修改的高速缓存数据的请求相 关联,将所述经修改的高速缓存数据提供给所述发出请求的处理器核单元,并 消除所述写回请求。
2.如权利要求1所述的方法,其特征在于,消除所述写回请求包括:
从所述高速缓存一致性管理器单元接收附加干预消息;
确定所述附加干预消息是否与所述写回请求相关联;以及
响应于确定所述附加干预消息与所述写回请求相关联,向所述高速缓存一 致性管理器单元发送包括写回请求消除指示符的干预消息响应。
3.如权利要求1所述的方法,其特征在于,消除所述写回请求包括:
从所述高速缓存一致性管理器单元接收附加干预消息;
确定所述附加干预消息是否与所述写回请求相关联;以及
响应于确定所述附加干预消息与所述写回请求相关联,阻止向所述高速缓 存一致性管理器单元发送干预消息响应,从而指示所述高速缓存一致性管理器 单元所述写回请求应当被消除。
4.如权利要求1所述的方法,其特征在于,还包括:
确定所述第一干预消息是否与所述写回请求相关联;以及
响应于确定所述第一干预消息与所述写回请求相关联,将所选的高速缓存 线标记为无效。
5.如权利要求1所述的方法,其特征在于,还包括:
从所述高速缓存一致性管理器单元接收附加干预消息;
确定所述附加干预消息是否与对所述经修改的高速缓存数据的请求相关 联;以及
响应于确定所述附加干预消息与对所述经修改的高速缓存数据的请求相 关联,向所述发出请求的处理器核发送高速缓存未命中消息。
6.如权利要求1所述的方法,其特征在于,向所述发出请求的处理器核单 元提供所述经修改的高速缓存数据包括向所述高速缓存一致性管理器单元发 送包括所述经修改的高速缓存数据的干预消息响应。
7.一种在与包括至少两个处理器核单元的处理器中的处理器核单元相关 联的高速缓存的高速缓存线中保持数据的经修改副本的方法,所述方法包括:
选择包括经修改的高速缓存数据的高速缓存线以供写回操作;
向高速缓存一致性管理器单元发送对所选的高速缓存线的写回请求;
从所述高速缓存一致性管理器单元接收与所述写回请求相关联的第一干 预消息;
确定所述第一干预消息是否在接收到来自发出请求的处理器核单元对所 述经修改的高速缓存数据的请求之后被接收到;以及
响应于确定所述第一干预消息在接收到对所述经修改的高速缓存数据的 请求之后被接收到,消除所述写回请求。
8.如权利要求7所述的方法,其特征在于,确定所述第一干预消息是否在 接收到对所述经修改的高速缓存数据的请求之后被接收到包括评估与所选的 高速缓存线相关联的高速缓存一致性属性值。
9.如权利要求8所述的方法,其特征在于,设置为经修改的所述高速缓存 一致性属性值指示在接收到对所述经修改的高速缓存数据的请求之后未接收 到所述第一干预消息。
10.如权利要求8所述的方法,其特征在于,设置为共享的所述高速缓 存一致性属性值指示在接收到对所述经修改的高速缓存数据的请求之后接收 到所述第一干预消息。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于密普斯技术股份有限公司,未经密普斯技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200880103410.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种能够互相通信的摄像机系统
- 下一篇:一种数字电视接收终端及数字电视系统