[发明专利]TFT-LCD阵列基板及其制造方法有效
| 申请号: | 200810241197.2 | 申请日: | 2008-12-26 |
| 公开(公告)号: | CN101770121A | 公开(公告)日: | 2010-07-07 |
| 发明(设计)人: | 刘翔 | 申请(专利权)人: | 北京京东方光电科技有限公司 |
| 主分类号: | G02F1/1362 | 分类号: | G02F1/1362;H01L27/12;H01L21/84 |
| 代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 刘芳 |
| 地址: | 100176北京*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | tft lcd 阵列 及其 制造 方法 | ||
技术领域
本发明涉及一种薄膜晶体管液晶显示器制造方法,尤其是一种薄膜晶体 管液晶显示器(Thin Film Transistor Liquid Crystal Display,简称 TFT-LCD)阵列基板及其制造方法。
背景技术
TFT-LCD具有体积小、功耗低、无辐射等特点,在当前的平板显示器市 场占据了主导地位。对于TFT-LCD来说,阵列基板结构以及制造工艺决定了 其产品性能、成品率和价格。
为了有效地降低TFT-LCD的价格、提高成品率,TFT-LCD阵列基板结构 的制造工艺逐步得到简化,从开始的七次构图(7mask)工艺已经发展到目 前基于狭缝光刻技术的四次构图(4mask)工艺。
现有技术中四次构图工艺采用灰色调或半色调掩模板,通过一次构图工 艺完成有源层、数据线、源电极、漏电极和TFT沟道区域图形的制作。其工 艺过程具体为:首先,通过第一次构图工艺形成栅线和栅电极;随后在形成 有栅线和栅电极的基板上连续沉积栅绝缘薄膜、半导体薄膜、掺杂半导体薄 膜和源漏金属薄膜;接着进行采用狭缝光刻技术的第二次构图工艺,利用灰 色调或半色调掩模板,通过湿法刻蚀、多步刻蚀(半导体层刻蚀→灰化→干 法刻蚀→掺杂半导体层刻蚀)形成数据线、有源层、源漏电极和TFT沟道图 形;然后沉积钝化薄膜,通过第三次构图工艺在钝化层上形成过孔;最后沉 积透明导电薄膜,通过第四次构图工艺形成像素电极。
现有技术四次构图工艺中存在如下的问题:在干法刻蚀欧姆接触层时, 为了保证完全刻蚀掉TFT沟道区域的欧姆接触层,同时考虑到沉积薄膜的均 一性和刻蚀均一性的要求,一般都要过刻,即需要刻蚀掉一部分半导体层, 因此半导体层需要做得比较厚,厚度一般为100-300nm;TFT的关态电流为
发明内容
本发明的目的在于提供一种TFT-LCD阵列基板及其制造方法,克服现有 技术四次构图工艺中半导体层较厚造成的TFT关态电流过大,像素电极电荷 保持时间变短,影响TFT的性能的缺陷。
为了实现上述目的,本发明提供了一种TFT-LCD阵列基板,包括栅线和 数据线,栅线和数据线限定的像素区域内形成有像素电极和薄膜晶体管, 其中,所述薄膜晶体管中的半导体层与欧姆接触层之间设置有阻止半导体 层被刻蚀的阻挡层。
为了实现上述目的,本发明还提供了一种TFT-LCD阵列基板制造方法, 包括:
步骤1、在基板上沉积一层栅金属薄膜,通过第一次构图工艺形成栅电 极和栅线的图形;
步骤2、在完成步骤1的基板上沉积栅绝缘薄膜、半导体薄膜和阻挡薄 膜,通过第二次构图工艺形成半导体层和阻挡层的图形,该阻挡层用于阻止 半导体层被刻蚀;
步骤3、在完成步骤2的基板上沉积欧姆接触薄膜、透明导电薄膜、源 漏金属薄膜和钝化薄膜,通过第三次构图工艺形成源电极、漏电极、沟道、 数据线、像素电极和钝化层的图形。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京京东方光电科技有限公司,未经北京京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810241197.2/2.html,转载请声明来源钻瓜专利网。





