[发明专利]一种任意容量异步先入先出存储器的地址控制方法有效
| 申请号: | 200810065624.6 | 申请日: | 2008-01-22 |
| 公开(公告)号: | CN101493759A | 公开(公告)日: | 2009-07-29 |
| 发明(设计)人: | 施景华;赵冰茹;许永永;胡胜发 | 申请(专利权)人: | 深圳安凯微电子技术有限公司 |
| 主分类号: | G06F5/06 | 分类号: | G06F5/06 |
| 代理公司: | 深圳中一专利商标事务所 | 代理人: | 张全文 |
| 地址: | 518057广东省深圳市南山区*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 任意 容量 异步 先入先出 存储器 地址 控制 方法 | ||
1.一种任意容量异步先入先出存储器的地址控制方法,其特征在于,所述 方法包括以下步骤:
预置一个与存储器内核容量相等的值作为基准值;
比较存储器内核绝对地址当前值与所述基准值,若二者相等,则在对存储 器执行下一个读/写操作之前,对存储器内核绝对地址当前值清零,并将外部地 址的最高位取反,若存储器内核绝对地址当前值与所述基准值不相等,则存储 器内核绝对地址递增一个地址单位,且外部地址的最高位保持不变。
2.如权利要求1所述的任意容量异步先入先出存储器的地址控制方法,其 特征在于,所述外部地址由读/写操作相位标志位和所述存储器内核绝对地址组 成,且由读/写操作相位标志位构成外部地址的最高位。
3.如权利要求1所述的任意容量异步先入先出存储器的地址控制方法,其 特征在于,当存储器内核绝对地址当前值清零时,存储器内核读/写地址指针指 向存储器地址空间的初始位置。
4.如权利要求1所述的任意容量异步先入先出存储器的地址控制方法,其 特征在于,将所述存储器内核容量、存储器内核绝对地址和外部地址的最高位 生成关键的状态信号。
5.一种任意容量异步先入先出存储器的地址控制系统,其特征在于,所述 系统至少包括一个读/写地址产生逻辑模块,用于在外部设备访问所述存储器时 控制对存储器地址的操作,其中,所述读/写地址产生逻辑模块包括:
预置容量寄存单元,用于存储一个与存储器内核容量相等的值作为基准值;
存储器内核绝对地址/预置容量实时比较单元,用于比较存储器内核绝对地 址当前值和所述基准值;
相位标志产生控制单元,用于当所述存储器内核绝对地址当前值和所述基 准值相等时,在对存储器执行下一个读/写操作之前,对读/写操作相位标志位取 反,或者,当所述存储器内核绝对地址当前值和所述预置的基准值不相等时, 保持读/写操作相位标志位不变;
存储器内核绝对地址累加计数单元,用于当所述存储器内核绝对地址当前 值和所述基准值相等时,在对存储器执行下一个读/写操作之前,对存储器内核 绝对地址的当前值执行清零操作,或者,当所述存储器内核绝对地址当前值和 所述预置的基准值不相等时,对存储器内核绝对地址的当前值执行增1操作。
6.如权利要求5所述的任意容量异步先入先出存储器的地址控制系统,其 特征在于,所述系统进一步包括:
状态标志产生逻辑,用于实时获取所述预置容量寄存单元、相位标志产生 控制单元和存储器内核绝对地址累加计数单元中的当前值并根据自身的逻辑, 生成状态标志信息;
存储器内核,读/写数据的存储装置,并接收所述存储器内核绝对地址累加 计数单元输出的存储器内核绝对地址当前值。
7.如权利要求5所述的任意容量异步先入先出存储器的地址控制系统,其 特征在于,所述存储器内核根据所述存储器内核绝对地址当前值调整自身的读/ 写地址指针。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳安凯微电子技术有限公司,未经深圳安凯微电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810065624.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:模块化程序组件及模块化程序规划方法
- 下一篇:散热装置





