[实用新型]一种射频识别标签芯片防冲突功能的验证电路有效
申请号: | 200720170182.2 | 申请日: | 2007-08-14 |
公开(公告)号: | CN201075219Y | 公开(公告)日: | 2008-06-18 |
发明(设计)人: | 马长明;吴行军 | 申请(专利权)人: | 北京同方微电子有限公司 |
主分类号: | G06K7/00 | 分类号: | G06K7/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 100083北京*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 射频 识别 标签 芯片 冲突 功能 验证 电路 | ||
1.一种射频识别标签芯片防冲突功能的验证电路,它由无源射频识别标签(2)、读卡器(1)和数据库(11)三部分组成,从读卡器(1)到无源射频识别标签(2)的信号传递方向为前向链路,从无源射频识别标签(2)到读卡器(1)的信号传递方向为返回链路,所述读卡器(1)包括天线(3)、射频前端电路(4)、读卡器基带信号处理电路(8)、接口电路(9)和存贮器一(10),射频前端电路(4)由双工器(7)、接收机(6)和发射机(5)组成,所述无源射频识别标签(2)包括天线及其匹配电路(15)、射频前端模块(14)、数字基带处理模块(13)和存贮器二(12),其特征在于,所述读卡器基带信号处理电路(8)通过包括缓冲器链和逻辑门电路的冲突模拟电路(24)与多个进行防冲突功能验证的无源射频识别标签(2)的数字基带处理模块(13)相连接,各无源射频识别标签(2)芯片的数字基带处理模块(13)的调制输出信号Tx,Tagi(i=1,2,3,…,N)通过逻辑门电路连接到读卡器基带信号处理电路(8)的解调输入端,基带信号处理电路(8)的调制输出信号通过缓冲器链连接到各无源射频识别标签(2)芯片的数字基带处理模块(13)的解调输入端,冲突模拟电路(24)实现射频识别系统冲突时,基带信号处理电路(8)的收发信号和多个标签(2)的数字基带处理模块(13)收发信号之间的关系。
2.如权利要求1所述的射频识别标签芯片防冲突功能的验证电路,其特征在于,
1)、对于返回链路通信采用高电平高反射系数、低电平低反射系数的调制方式的射频识别系统,所述逻辑门电路有如下几种实现方式:
①一个N输入或逻辑门电路;
②N个非门分别和一个N输入与非门电路的N个输入端相连组成的电路;
③一个N输入或非门电路输出端和一个非门电路输入端相连组成的电路;
④其它任何能够实现N输入或逻辑功能的电路;
⑤当N太大,以至于用上述四种方式中的逻辑门电路都不能够支持如此多输入信号的或逻辑运算时,可以通过这些电路多级级联来实现;
2)、对于返回链路通信采用低电平高反射系数、高电平低反射系数的调制方式的射频识别系统,所述逻辑门电路有如下几种实现方式:
①一个N输入与逻辑门电路;
②N个非门分别和一个N输入或非门电路的N个输入端相连;
③一个N输入与非门电路输出端和一个非门电路输入端相连;
④其它任何能够实现N输入与逻辑功能的电路;
⑤当N太大,以至于用上述四种方式中的逻辑门电路中都不能够支持如此多的输入信号的与逻辑运算时,可以通过这些电路多级级联来实现。
3.如权利要求1或2所述的射频识别标签芯片防冲突功能的验证电路,其特征在于,所述缓冲器链满足如下要求:
1)、缓冲器链需平衡信号从输入端到每一个输出端的路径延迟,使缓冲器链的输入端到N个输出端的延迟均相等;
2)、缓冲器链的级数K由缓冲器的扇出M和需要进行防冲突功能验证的无源射频识别标签(2)的数量N共同决定,其中,K=logMN;
3)、缓冲器链最后一级每个缓冲器依次和M个无源射频识别标签(2)芯片的数字基带处理模块(13)的解调输入端相连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京同方微电子有限公司,未经北京同方微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200720170182.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:转子轴与蜗杆配合结构
- 下一篇:一种手电筒