[发明专利]一种FPGA内部延时锁相环失锁保护装置有效
申请号: | 200710187360.7 | 申请日: | 2007-11-20 |
公开(公告)号: | CN101442308A | 公开(公告)日: | 2009-05-27 |
发明(设计)人: | 刘延河 | 申请(专利权)人: | 中兴通讯股份有限公司 |
主分类号: | H03K19/177 | 分类号: | H03K19/177;H03L7/08 |
代理公司: | 北京安信方达知识产权代理有限公司 | 代理人: | 龙 洪;霍育栋 |
地址: | 518057广东省深圳市南山*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 fpga 内部 延时 锁相环失锁 保护装置 | ||
1.一种FPGA内部延时锁相环失锁保护装置,其特征在于,包括依次串接在延时锁相环锁定指示端和复位端之间的失锁检测模块(21)和复位控制模块,所述失锁检测模块用于产生脉宽大于n个系统输入时钟周期的延时锁相环复位信号,所述复位控制模块还连接接入FPGA复位信号的全局输入资源(12),其中:n为大小由FPGA器件决定的正整数,所述复位端是高电平“1”有效,所述复位控制模块是逻辑或(22)。
2.根据权利要求1所述保护装置,其特征在于,该保护装置还包括与所述失锁检测模块连接的保护时钟。
3.根据权利要求2所述保护装置,其特征在于,所述保护时钟包括与所述失锁检测模块(21)连接的外部保护时钟。
4.根据权利要求2所述保护装置,其特征在于,所述保护时钟还包括与所述失锁检测模块(21)连接的内部保护时钟。
5.根据权利要求2所述保护装置,其特征在于,所述保护时钟和系统输入时钟不同源。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中兴通讯股份有限公司,未经中兴通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710187360.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种可耐高温的负离子抗菌材料及制备方法
- 下一篇:一种纳米效应植物保护液膜