[发明专利]用于控制或调节至少部分安全关键处理的微处理器系统无效

专利信息
申请号: 200680029480.8 申请日: 2006-08-02
公开(公告)号: CN101243401A 公开(公告)日: 2008-08-13
发明(设计)人: W·法伊;A·基施鲍姆;A·特雷斯科夫 申请(专利权)人: 大陆-特韦斯贸易合伙股份公司及两合公司
主分类号: G06F11/10 分类号: G06F11/10;G06F11/16
代理公司: 北京市中咨律师事务所 代理人: 杨晓光;于静
地址: 德国法*** 国省代码: 德国;DE
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 用于 控制 调节 至少 部分 安全 关键 处理 微处理器 系统
【权利要求书】:

1.一种用于控制或调节至少部分安全关键处理的微处理器系统(50),其包含:集成在芯片封装内的两个中央处理单元(1,2);第一与第二总线系统;第一总线系统上的至少一个全存储器(7);第二总线系统上的至少一个测试数据存储装置(51),其具有与第一总线系统上的全存储器相比减小的存储范围,且其中存储联系到第一总线系统上的存储器(7)中的数据的测试数据,总线系统包含比较和/或驱动器部件,该部件允许两个总线系统之间的数据交换和/或数据比较,且硬件测试数据产生器(4)至少被布置在第二总线系统上,

该微处理器系统的特征在于,第一总线上的全存储器的至少一部分附加地借助第一总线上的测试数据以及另一测试数据存储装置(5)进行备份。

2.根据权利要求1的微处理器系统,其特征在于第一总线上的附加测试数据产生器(6)用于对第一总线上的附加测试数据进行备份。

3.根据权利要求2的微处理器系统,其特征在于第一总线上的测试数据存储装置和全存储器以及第二总线上的测试数据存储装置各自具有专用地址解码器(8,9)。

4.根据权利要求1-3中至少一项的微处理器系统,其特征在于第一总线上排队的测试数据被存储在物理存储器中或至少直接邻近具有高值的全存储器。

5.根据权利要求1-4中至少一项的微处理器系统,其特征在于一个或一个以上的比较结构在硬件(3)中实现,并在每个读取和/或写入操作过程中,将地址总线上的排队地址和/或数据总线上排队的数据彼此进行比较,并在地址和/或数据不同的条件下产生错误信号。

6.根据权利要求1-5中至少一项的微处理器系统,其特征在于:在使用直接在此总线上与全存储器相关联的测试数据存储区域以及被校正的数据对错误进行测试或在错误时产生错误信号的、比较结构(3)中的比较之前,读取周期首先包含全存储器中的数据。

7.根据权利要求1-6中至少一项的微处理器系统,其特征在于读取周期包含全存储器中这样的数据:由位于数据存储器区域中或邻近数据存储器区域的硬件测试单元(6)将该数据与关联到这些数据的测试数据相比较,且硬件校正单元(6)在出现错误时使用测试数据对该数据进行校正。

8.根据权利要求1-7中至少一项的微处理器系统,其特征在于第一总线系统上布置硬件测试数据产生器(6),其由测试数据存储装置(5)产生测试数据。

9.根据上述权利要求的微处理器系统在机动车控制器中的应用,特别是在机动车制动控制器、用于底盘调节的控制器、用于安全系统的控制器或适当组合的控制器中的应用。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于大陆-特韦斯贸易合伙股份公司及两合公司,未经大陆-特韦斯贸易合伙股份公司及两合公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200680029480.8/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top