专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果6223530个,建议您升级VIP下载更多相关专利
  • [发明专利]一种三维建筑建模方法、装置及三维建筑群建模方法-CN202210297754.2有效
  • 何文武;宋彬;朱旭平 - 北京飞渡科技有限公司
  • 2022-03-25 - 2022-05-27 - G06T17/10
  • 所述三维建筑建模方法包括:获取建筑单元的倾斜摄影数据;获取建筑单元的各个语义构件;获取多个预设基元构件数据库,一个预设基元构件数据库对应一种语义构件,每个预设基元构件数据库包括多个预设基元构件;为每个语义构件进行如下操作:根据语义构件获取对应的一个预设基元构件作为待建模基元构件;根据各个待建模基元构件进行建模,从而形成建筑模型。本申请通过预设基元构件数据库来获取到与倾斜摄影数据所对应的各个语义构件基本相同的预设基元构件作为待建模基元构件,克服了直接用倾斜摄影数据建模所带来的原始网格中的树木遮挡、关键部位网格缺失、噪声等因素的影响
  • 一种三维建筑建模方法装置建筑群
  • [发明专利]一种衣物自碰撞检测低层裁剪优化方法-CN201510204509.2在审
  • 何兵;吕越;井密 - 北京航空航天大学
  • 2015-04-27 - 2015-07-15 - G06F17/50
  • 本发明公开了一种衣物自碰撞检测低层裁剪优化方法,在衣物动态仿真的自碰撞检测过程中,通过基元对层面的低层裁剪,裁剪掉冗余和不可能发生碰撞的基元对,得到所有可能发生碰撞的候选基元对。通过特征分配裁剪掉冗余的基元对,在对候选三角形对分配基元对时,进行基元包围盒相交测试,裁剪掉包围盒不相交的基元对;(2)进行基于不共面过滤器的低层裁剪优化,通过不共面测试,过滤掉时间步长内不发生共面的基元对,进一步较少候选基元对的数量,提高自碰撞检测的效率。
  • 一种衣物碰撞检测低层裁剪优化方法
  • [发明专利]一种基于点云数据设计的建筑模型及其系统-CN202210118129.7在审
  • 罗旭斌;姜传丰;朱季锋 - 南京回归建筑环境设计研究院有限公司
  • 2022-02-08 - 2022-05-13 - G06F30/13
  • 本发明涉及图像数据处理领域,具体涉及一种基于点云数据设计的建筑模型及其系统,包括采集点云数据;获取所述点云数据,根据所述点云数据生成标准平面基元数据;基于各个标准平面基元数据之间的位置关系对标准平面基元数据进行调整;根据所述标准平面基元数据生成候选平面基元数据;在所述候选平面基元数据中筛选出目标平面基元数据,并根据所述目标平面基元数据生成三维建筑物模型;对所述三维建筑物模型进行修正。通过上述方式可以获取更加准确的点云数据,然后基于这些点云数据生成平面基元数据,最后通过位置关系调整后以生成三维建筑物模型并对三维模型进行修正,从而可以提高建筑模型的生成精度。
  • 一种基于数据设计建筑模型及其系统
  • [发明专利]基于阵列式解析基元结构的后端编译器实现方法及装置-CN202210511925.7有效
  • 曹建业;沈文君;叶韬;李合元;牛广 - 之江实验室
  • 2022-05-12 - 2022-09-16 - G06F8/30
  • 本发明公开了基于阵列式解析基元结构的后端编译器实现方法及装置,基于阵列式解析基元结构的可编程目标硬件,可完成对软件定义的协议解析逻辑进行编译的需求。通过对软件描述的协议解析处理逻辑进行翻译和解释,生成目标硬件中矩阵式可编程解析资源能识别的解析操作指令,操作指令以解析基元参数阵列的形式与目标硬件中可配置的解析基元阵列形成映射关系,通过解析基元参数阵列控制器,将解析基元参数阵列中的有效解析基元参数配置到硬件上对应的可编程解析基元中,完成对目标硬件可编程解析基元资源的编程,从而完成通过软件编程硬件来实现协议无关数据解析的目标。
  • 基于阵列解析结构后端编译器实现方法装置
  • [发明专利]半导体存储器装置-CN201280014572.4有效
  • 户田春希 - 株式会社东芝
  • 2012-03-07 - 2013-12-18 - G11C13/00
  • 根据实施例的一种半导体存储器装置包括存储器基元阵列,该存储器基元阵列包括存储器基元层,所述存储器基元层包含可通过操作以根据不同的电阻状态存储数据的多个存储器基元;以及可通过操作对所述存储器基元进行存取的存取电路,所述存储器基元在施加具有第一极性的电压时,将所述电阻状态从第一电阻状态改变为第二电阻状态,以及在施加具有第二极性的电压时,将所述电阻状态从所述第二电阻状态改变为所述第一电阻状态,所述存取电路将对所述存储器基元进行存取所需的电压施加到与选择的存储器基元相连的所述第一线和所述第二线,并将与未选择的存储器基元相连的所述第一线和所述第二线中的至少一者置于浮动状态以对所述选择的存储器基元进行存取。
  • 半导体存储器装置

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top