专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果2774093个,建议您升级VIP下载更多相关专利
  • [发明专利]一种四通道的之型扫描结构-CN201310602026.9在审
  • 陈剑军 - 杭州士兰微电子股份有限公司
  • 2013-11-21 - 2014-02-12 - H04N19/00
  • 本发明提出一种四通道的之型扫描结构,包括:一结构主体中的双端口RAM有4个子块且存储128个数据,每4个数据分享一地址,共32个地址,32个地址分上16个地址、下16个地址进行乒乓操作;双端口RAM只写边有4个写端数据选择模块、4个写端地址选择模块、一数据地址分发模块,各子块只写边通过与其连接的一写端数据选择模块、一写端地址选择模块和数据地址分发模块分别接收4个输入通道中的数据;双端口RAM只读边有4个读端数据选择模块、一读端地址选择模块、一输出数据排序模块,各子块只读边通过与其连接的一读端地址选择模块、一读端数据选择模块和输出数据排序模块按之型扫描要求输出数据,则对4个数据进行并行流水之型扫描,提高芯片相对性能。
  • 一种通道扫描结构
  • [发明专利]一种字线译码方法及非易失存储器系统-CN201811076862.7在审
  • 刘阳 - 北京兆易创新科技股份有限公司
  • 2018-09-14 - 2020-03-24 - G11C8/10
  • 本发明实施例提供了一种字线译码方法及非易失存储器系统,该方法包括:通过所述地址数据输入模块接收源地址信息;根据所述地址译码模块对所述源地址信息的译码,在所述数据锁存器模块中确定目标锁存地址;通过所述地址数据输入模块接收字线选择数据;将所述字线选择数据设置在所述目标锁存地址,以实现对所述目标锁存地址对应block的字线选择。本发明实施例可以根据需求灵活的设置字线选择数据,进而通过字线选择数据在block中实现对字线的方便、灵活选择
  • 一种译码方法非易失存储器系统
  • [发明专利]地址选择电路及其控制方法、存储器-CN202210287583.5在审
  • 曹先雷;范习安 - 长鑫存储技术有限公司
  • 2022-03-23 - 2022-06-21 - G11C11/406
  • 本公开实施例涉及一种地址选择电路及其控制方法、存储器,地址选择电路包括地址接收模块、行锤地址生成模块及译码模块地址接收模块用于响应第一选择信号输出第一地址输出信号,第一地址输出信号包括接收的常规刷新地址信号或激活地址信号;行锤地址生成模块用于根据第一选择信号、实际激活地址信号及第一地址输出信号,生成第二地址输出信号及行锤地址冗余标识;译码模块用于根据第二地址输出信号及行锤地址冗余标识生成目标地址及实际激活地址信号。本实施例能够自动识别目标地址的行锤地址中的冗余地址,还能够自动识别出目标地址是否为冗余地址,对识别出的冗余地址进行修补,并刷新修补后字线对应的行锤地址,提高存储器的性能及可靠性。
  • 地址选择电路及其控制方法存储器
  • [发明专利]FPGA配置电路的启动系统及其方法-CN201910133756.6有效
  • 仇斌 - 上海安路信息科技股份有限公司
  • 2019-02-22 - 2023-06-27 - G06F15/78
  • 该系统包括三输入选择器、地址和模式产生模块、闪存读取控制逻辑模块、校验模块地址获取模块和下载失败计数模块;通过三输入选择选择输出下载地址地址和模式产生模块,以产生下载地址及其下载模式参数,闪存读取控制逻辑模块根据该下载地址及其下载模式参数从闪存下载数据,校验模块对闪存读取控制逻辑模块下载的数据进行校验,判断是否下载失败,下载失败计数模块根据校验模块的输出结果对下载失败次数进行计数,并根据计数的结果控制三输入选择器输出对应的下载地址地址获取模块在校验模块判定第三地址及其下载模式参数下载成功时,存储该第三地址
  • fpga配置电路启动系统及其方法
  • [发明专利]存储芯片及存储设备-CN202111029326.3在审
  • 曹志;沈韶清;朱小红;张海麟;张文骐;龚庆;曹世豪;韩俊杰 - 上海贝岭股份有限公司
  • 2021-09-01 - 2023-03-03 - G11C7/24
  • 本发明公开了一种存储芯片及存储设备,存储芯片包括:地址选择引脚、数据采样模块、存储单元;数据采样模块分别与地址选择引脚和存储单元连接;地址选择引脚用于接收待存储的数据信号,并将待存储的数据信号发送至数据采样模块中;数据采样模块用于对待存储的数据信号进行采样,并将经过采样的数据信号存储至存储单元中;和/或,数据采样模块还用于从存储单元中获取待读取的数据信号,并将待读取的数据信号发送至地址选择引脚中;地址选择引脚还用于向外发送待读取的数据信号,从而丰富了地址选择引脚的功能,且提高了地址选择引脚的利用率。
  • 存储芯片设备
  • [发明专利]多路并行的MAC地址学习和地址查找的装置及方法-CN201610146421.4有效
  • 邱智亮;刘春锐;潘伟涛;许晶;李兴旺 - 西安电子科技大学
  • 2016-03-15 - 2019-04-19 - H04L12/741
  • 本发明公开了一种多路并行的MAC地址学习和地址查找装置及方法。其装置包括:接收调度模块、多路并行的查找表模块、学习结果轮询模块、同步更新表缓存器、更新模块、老化删除模块地址选择模块;接收调度模块按顺序为数据分组添加时间标识,然后将分组发往多路并行的查找表模块,该模块并行的进行地址学习和地址查找,学习结果轮询模块依次接收各路学习结果,并将学习结果发给同步更新表缓存器,更新模块读取同步更新表项,并同时更新多路地址表,当更新模块不更新地址表时,地址选择模块选择连接老化删除模块,老化删除模块将老化的地址表清除掉
  • 并行mac地址学习查找装置方法
  • [发明专利]集成电路-CN02127760.5有效
  • 卡尔·R·伯特里;克里斯托弗·根达莫 - 阿尔卡塔尔公司
  • 2002-08-08 - 2003-04-02 - G06F12/02
  • 本发明的目的是优化针对集成电路模块地址范围分配。根据本发明,由于可以通过中央地址管理器选择地址空间中的地址范围,所以能够根据当前负载状况优化对地址空间容量的利用。通过选择地址范围的位置和地址范围的容量,允许灵活地利用地址空间。通过软件程序可以自动分配地址范围。可以通过这样的方式设计软件程序,即软件程序把地址范围公平分配给现有模块或那些当前需要地址范围的模块。在没有与其它地址范围重叠的情况下,可以根据需要选择所要分配的地址范围。特定于用户的编程可被用来向分立模块分配具体的地址范围。
  • 集成电路

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top