专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果956207个,建议您升级VIP下载更多相关专利
  • [发明专利]计数器、计数方法和分频器-CN201410124410.7有效
  • 刘敬辉;王峰 - 龙芯中科技术有限公司
  • 2014-03-28 - 2014-06-11 - H03K23/00
  • 本发明提供一种计数器、计数方法和分频器,包括第一累加电路、第二累加电路和选择电路;第一累加电路的两个输入端分别输入计数步长和选择电路发送的基数,用于将计数步长与基数相加得到第一相加结果;第二累加电路的两个输入端分别接收第一相加结果的余数和进制控制数,用于将第一相加结果的余数与进制控制数相加得到第二相加结果;选择电路分别接收第一相加结果和第二相加结果,若第一相加结果的进位和第二相加结果的进位中至少有一个为1,将第二相加结果的余数作为基数输出,若第一相加结果的进位和第二相加结果的进位均为0,将第一相加结果的余数作为基数输出。
  • 计数器计数方法分频器
  • [发明专利]微处理器中的方法-CN201610726893.7有效
  • 汤玛士·艾欧玛 - 上海兆芯集成电路有限公司
  • 2015-06-24 - 2019-02-15 - G06F7/483
  • 一种微处理器中的方法,用以预备执行一±A*B±C形式的融合乘积‑相加运算,其通过发送第一与第二乘积‑相加微指令至一或多个指令执行单元,以完成完整融合乘积‑相加运算;第一乘积‑相加微指令导引一未舍入非冗余结果向量、自(a)A与B的部分乘积、或(b)具有A与B部分乘积的C中的一选项的一第一相加运算产生;如果第一相加运算并未包括C,则第二乘积‑相加微指令导引具有未舍入非冗余结果向量的C的一第二相加运算的执行,第二乘积‑相加微指令亦导引、自未舍入非非冗余结果向量产生最终舍入结果,其中,最终舍入结果为融合乘积‑相加运算的一完全结果
  • 微处理器中的方法
  • [发明专利]微处理器及其方法-CN201610722812.6有效
  • 汤玛士·艾欧玛 - 上海兆芯集成电路有限公司
  • 2015-06-24 - 2019-08-06 - G06F7/483
  • 一种微处理器及其方法,该微处理器,用以执行±A*B±C形式的融合乘积‑相加运算,先是进行一评估、以测试A、B与C的值是否符合一充分条件、以执行一具有A与B部分乘积的C的联合相加运算;若为是,则以A与B的部分乘积进行C的联合相加运算,且其联合相加运算的结果再进行舍入运算;若为非,则进行A与B部分乘积的一基本相加运算,借此,产生基本相加运算一未舍入非冗余结果,此未舍入结果再去尾数、以产生一排除一或多个最不显著位的未舍入非冗余中间结果向量;接着,再执行一次要相加运算,将C加或减至未舍入非冗余中间结果向量中;最后,次要相加运算的结果即进行舍入运算。
  • 微处理器及其方法
  • [发明专利]乘法舍入实现方法和装置-CN201010532090.0有效
  • 周昔平 - 深圳市海思半导体有限公司
  • 2010-11-01 - 2011-04-06 - G06F7/57
  • 该方法包括:分别获取浮点数进位保留形式的进位结果与和结果;将进位结果与和结果的高位和L位分别采用半加器相加,将R位采用全加器相加,以获取二次进位结果与二次和结果,并同时获取高位相加后的高位溢出值;根据当前舍入模式获取L位的进位值与和位值;将L位的和位值作为舍入结果的L位,当识别到L位的进位值为0时,将二次进位结果与二次和结果的高位相加之和作为舍入结果的高位,当识别到L位的进位值为1时,将二次进位结果与二次和结果的高位相加之和再加1作为舍入结果的高位。
  • 乘法实现方法装置
  • [发明专利]滤波器运算单元复用的方法和滤波器的运算系统-CN201010033835.9有效
  • 刘渝瑜 - 北京中星微电子有限公司
  • 2010-01-08 - 2010-09-22 - G06F7/50
  • 本发明提供一种滤波器运算单元复用的方法和滤波器的运算系统,所述方法包括:步骤一,获取输入滤波器的运算数据;步骤二,选择所述运算数据中的第一加数a1和第二加数b1通过一加法器相加,获得第一相加结果,所述第一相加结果保存至一第一存储单元;步骤三,对系数h1进行正规有符号数字位CSD编码,编码获得数值为N1;步骤四,所述第一存储单元的所述第一相加结果N1次反馈至所述加法器进行累加运算,其中每次累加结果均通过一第二存储单元保存,并通过所述第二存储单元将每次累加结果反馈至所述加法器,与所述第一相加结果进行加法运算,获得h1×(a1+b1)的计算结果
  • 滤波器运算单元方法系统
  • [发明专利]用于实现矩阵运算的方法和设备-CN201980074413.5在审
  • T·克尔希纳 - 罗伯特·博世有限公司
  • 2019-10-23 - 2021-06-11 - G06F7/544
  • 用于实现矩阵运算的方法,其中为了所述矩阵运算根据借助于第一忆阻器布置(102)的第一模拟相加来确定第一数字结果,其中根据借助于第二忆阻器布置(102)的第二模拟相加来确定第二数字结果,并且其中将所述第一结果和所述第二结果数字相加包括第一模数转换器(106、116)和第二模数转换器(106、116),并且其中所述设备(100)被构造为为了矩阵运算根据借助于所述第一忆阻器布置(102)和所述第一模数转换器(106、116)进行的第一模拟相加来确定第一数字结果,以及根据借助于所述第二忆阻器布置(102)和所述第二模数转换器(106、116)的第二模拟相加来确定第二数字结果
  • 用于实现矩阵运算方法设备

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top