专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果525703个,建议您升级VIP下载更多相关专利
  • [发明专利]PTP中实现快速同步切换的方法及装置-CN201210517831.7无效
  • 杨曙军 - 盛科网络(苏州)有限公司
  • 2012-12-06 - 2013-03-20 - H04L7/00
  • 本发明揭示了一种PTP中实现快速同步切换的方法及装置,其通过在从时钟PTP设备上设置数个时钟实例,并且配置数个同步接口,所述同步接口连接主时钟时钟同步信息处理模块,所述时钟同步信息处理模块通过同步接口接收主时钟的信息,并建立数个主时钟时钟实例的同步关系,通过时钟输出模块从所有时钟实例中选择最优的一个输出作为当前的系统时钟,如果选中的时钟实例同步关系发生变化,时钟输出模块立即切换至另一个时钟实例进行时钟输出。本发明能够提高时钟同步的收敛时间,实现时钟的快速同步切换,并提高PTP的可靠性。
  • ptp实现快速同步切换方法装置
  • [发明专利]时钟检测电路、时钟电路及时钟异常检测方法-CN201210190328.5有效
  • 张少嘉 - 福建星网锐捷网络有限公司
  • 2012-06-11 - 2012-09-26 - H04J3/06
  • 本发明提供一种时钟检测电路、时钟电路及时钟异常检测方法。其中,时钟检测电路包括:第一时钟驱动器、第二时钟驱动器、逻辑控制单元、逻辑切换电路和存储器;逻辑控制单元用于从存储器中获取配置信息,根据配置信息分别对第一时钟驱动器输出的和第二时钟驱动器输出的时钟信号进行异常检测,并在检测到第一时钟驱动器输出的时钟信号发生异常,且第二时钟驱动器输出的时钟信号正常时,控制逻辑切换电路切换第一时钟驱动器和第二时钟驱动器,以使第二时钟驱动器通过逻辑切换电路向交换芯片提供时钟信号。本发明技术方案在实现时钟信号冗余的同时,克服了用高频时钟检测低频时钟受限的缺陷。
  • 时钟检测电路异常方法
  • [发明专利]一种时钟链路切换方法、装置及基站-CN201510956839.7在审
  • 冯瑞雷 - 中兴通讯股份有限公司
  • 2015-12-18 - 2017-06-27 - H04J3/06
  • 本发明公开了一种时钟链路切换方法、装置及基站,其方法包括接收主用时钟服务器发送的第一同步信息以及备用时钟服务器发送的第二同步信息;根据第一同步信息和第二同步信息,计算主时钟链路与备时钟链路之间的抖动值差以及备时钟链路的丢包率;当抖动值差在预设范围内持续预设时间,且备时钟链路的丢包率低于第一预设值时,将备时钟链路作为新的主时钟链路。本发明通过比较分析主时钟链路和备时钟链路两条链路的是时钟性能优劣,及时选择时钟性能好的时钟服务器切换时钟源,可实现时钟链路的快速而准确地切换,节省了链路切换时间,且在一定程度上提高了链路的同步性能。
  • 一种时钟切换方法装置基站
  • [发明专利]eMMC卡的时钟相位动态切换方法、结构及eMMC卡-CN202310478989.6在审
  • 董斌;曾德能;李向丁;马志敏;李俊龙 - 昆山迈致治具科技有限公司
  • 2023-04-28 - 2023-07-28 - G06F1/08
  • 本发明公开了eMMC卡的时钟相位动态切换方法、结构及eMMC卡,eMMC卡包括锁相环,锁相环输出3个同频不同相的时钟a信号、时钟b信号、时钟c信号,时钟b信号、时钟c信号分别接至多路选择器的两个输入端口,多路选择器的输出端口输出时钟d信号并接至逻辑块的输入端口,逻辑块中的交互逻辑块输出时钟切换信号e至多路选择器的sel选择端口;时钟切换信号e为第一电平时,多路选择器的输出端口选择时钟b信号作为输出信号;时钟切换信号e为第二电平时,多路选择器的输出端口选择时钟c信号作为输出信号。eMMC卡的控制器的发送逻辑和接收逻辑工作在同一个时钟域,从而降低控制器核心逻辑的设计难度和设计冗杂度。
  • emmc时钟相位动态切换方法结构
  • [发明专利]一种OTN支路板卡的时钟处理装置及方法-CN201710861355.3有效
  • 毛晓波 - 烽火通信科技股份有限公司
  • 2017-09-21 - 2019-04-26 - H04J3/16
  • 本发明公开了一种OTN支路板卡的时钟处理装置及方法,涉及光通信应用技术领域。该装置的Framer芯片包括SFP模块和与SFP模块相连的8K时钟处理模块。该8K时钟处理模块能从用户指定的客户业务端口提取时钟到系统的时钟单元,并当所在OTN支路板卡作为时钟源时实时监测客户业务端口,一旦监测到故障告警,则输出中断电平信号给FPGA处理模块,同时向系统的时钟单元发出时钟切换信号该装置的FPGA处理模块收到中断电平信号后,将关闭时钟提取通道,系统的时钟单元收到时钟切换信号后,则进行时钟源的切换。本发明不但能在时钟源发生故障丢失时进行及时切换,而且能在1ms以内进行响应,达到了系统TIE指标要求,用户体验好。
  • 一种otn支路板卡时钟处理装置方法
  • [发明专利]冗余同步时钟分配系统-CN200510134282.5无效
  • 范·登·伯格·埃里克 - 阿尔卡特公司
  • 2005-12-13 - 2006-06-28 - H04J3/06
  • 本发明提供一种冗余同步时钟分配系统,包括至少一个第一时钟模块和第二时钟模块,以及适合于对连接在该冗余同步时钟分配系统下游的至少一个从时钟模块进行同步的第一时钟分配分支和第二时钟分配分支。每个第一时钟模块和第二时钟模块都适合于用作主时钟模块或从时钟模块。时钟切换模块适合于切换每个第一时钟模块和第二时钟模块以在主模式和从模式之间进行改变。时钟切换模块包括具有第一电路部分和第二电路部分的触发电路,其中第一电路部分位于第一时钟模块上并且第二电路部分位于第二时钟模块上。该冗余同步时钟分配系统能够提供改善的切换特性,以便改善时钟分配系统的可用性性能。
  • 冗余同步时钟分配系统
  • [发明专利]一种芯片时钟电路及其控制方法-CN201910688603.8有效
  • 黎俊辉;聂玉庆 - 珠海零边界集成电路有限公司;珠海格力电器股份有限公司
  • 2019-07-29 - 2020-11-17 - G06F1/04
  • 本发明提供一种芯片时钟电路及其控制方法。其中,芯片时钟电路包括多个时钟时钟切换模块和控制模块,时钟包括逻辑或模块、时钟产生模块和触发器模块,通过时钟切换模块的输入端获取各个时钟产生的时钟clk信号,并选择一个时钟作为主时钟输出;控制模块实现对各个时钟的状态监测,并控制每个时钟的关闭或开启。通过控制模块实时监测芯片时钟信号的状态,并根据实际监测的结果,对时钟信号进行及时切换,确保芯片时钟信号具有高可靠性,使芯片处于稳定可靠的工作状态,通过计算机可读存储程序,即能保证芯片系统运行于较低功耗水平,又可选择给系统多提供一路时钟信号,提高芯片系统时钟的灵活性。
  • 一种芯片时钟电路及其控制方法
  • [发明专利]时钟切换方法、复杂可编程逻辑器件及FPGA板卡-CN202011205883.1在审
  • 张文锋;叶位彬 - 鹏城实验室
  • 2020-11-02 - 2021-03-05 - G06F1/04
  • 本发明公开了时钟切换方法、复杂可编程逻辑器件及FPGA板卡。方法包括:接收第一时钟并发送至PHY芯片,第一时钟为本地晶振时钟;接收第一完成信号,在接收到第一完成信号后将发送至所述PHY芯片的第一时钟切换时钟芯片产生的第二时钟;其中,第一完成信号是中央处理器完成获取上层应用程序及逻辑版本后输出的信号本发明先将本地时钟供给给PHY芯片,在中央处理器完成获取上层应用程序及逻辑版本并且时钟芯片产生时钟后,将发送给PHY芯片的时钟切换时钟芯片产生的时钟,保证PHY芯片在上电时就可以获得时钟,在完成获取上层应用程序及逻辑版本后切换为以太网时钟
  • 时钟切换方法复杂可编程逻辑器件fpga板卡
  • [发明专利]一种冗余主时钟的选取以及切换方法-CN202210247936.9在审
  • 徐艳丽;朱华理;张弢;顾新亭;段勃勃 - 上海映驰科技有限公司
  • 2022-03-14 - 2022-07-29 - H04J3/06
  • 本发明提供一种冗余主时钟的选取以及切换方法,通过将时钟同步节点在预设周期内接收的候选时钟信息和自身当前时钟信息进行比较,并根据比较结果,确认冗余主时钟。同时新增询问机制,在最佳主时钟发生故障后,将最佳主时钟切换为所述冗余主时钟。本发明提供的冗余主时钟的选取方法,能够避免由于冗余技术带来的大量信令交互而导致的带宽资源消耗,从而有效的保障了时间敏感网络技术的性能与服务质量。所述切换方法避免了最佳主时钟故障后,网络主时钟进行切换过程中因所述最佳主时钟与所述冗余主时钟同步信令同时存在而导致同步过程混乱的问题。同时减少因时钟同步信息聚束而导致的信息处理错误问题,从而有效提高时钟同步网络的可靠性和稳定性。
  • 一种冗余时钟选取以及切换方法
  • [发明专利]等占空比时钟的分频时钟切换方法及分频器-CN200910169489.4有效
  • 易满星 - 炬力集成电路设计有限公司
  • 2009-09-14 - 2011-04-20 - H03K23/00
  • 本发明公开了一种等占空比时钟的分频时钟切换方法及等占空比时钟分频器。计数器根据输入的第一分频系数对所述源时钟进行分频,获得并输出第一分频时钟,第一分频系数对应的计数周期为第一计数周期;计数器的输入由第一分频系数切换为第二分频系数,切换的时刻所在的计数周期为当前计数周期;在计数器将第一计数周期切换为第二分频系数对应的第二计数周期的第一时刻,或在第一时刻之前半个源时钟周期的第二时刻,计数器由第一分频系数对源时钟进行分频切换为根据输入的第二分频系数对源时钟进行分频,并输出第二分频时钟本发明能实现各分频时钟之间的平滑无缝切换
  • 时钟分频切换方法分频器
  • [发明专利]一种具有自动复位功能的时钟切换结构-CN201610599320.2有效
  • 赵毅强;辛睿山;王佳;李跃辉;薛文佳 - 天津大学
  • 2016-07-22 - 2019-05-14 - H03K5/135
  • 本发明公开了一种具有自动复位功能的时钟切换结构,包括脉冲产生电路M1、时钟切换电路M2和复位产生电路M3;脉冲产生电路M1用于监测时钟选择信号CS是否发生变化,包括时钟上升沿触发的三个D触发器和异或非门XNOR;时钟切换电路M2用于将输出时钟在不同的时钟源CLK1和CLK2之间切换,包括带使能端的上升沿触发的D触发器D4、两个二输入与门和二输入或门OR;复位产生电路M3用于自动产生和去除复位信号,包括带异步清零端的上升沿触发的三个本发明只需提供时钟选择信号,在时钟选择信号发生变化时,能够自动产生复位信号,再进行时钟切换;而当切换完成后,经过一定周期会自动去除复位信号,使受控电路正常工作。
  • 一种具有自动复位功能时钟切换结构
  • [发明专利]PXI机箱和PXI测试系统-CN201310024445.9有效
  • 张金权;徐世昌;孙娴;姜雷 - 北京泛华恒兴科技有限公司
  • 2013-01-23 - 2013-06-05 - G06F1/18
  • 本发明公开了一种PXI机箱和PXI测试系统,PXI机箱包括:机箱壳体和设置在机箱壳体内的PXI背板,所述PXI背板上设置有PXI总线时钟时钟信号选择器;时钟信号选择器上设置有切换判决单元、多个时钟信号输入端以及与所述多个时钟信号输入端对应的时钟信号输出端,所述时钟信号输入端连接一时钟信号源,所述时钟信号输出端连接所述PXI背板,所述时钟信号源为PXI总线时钟或非PXI总线时钟,所述切换判决单元用于在确定所述时钟信号输入端存在有效的非PXI总线时钟输入时,根据预定时钟源优先级切换相应时钟信号输入端和时钟输出端之间的电连接。
  • pxi机箱测试系统

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top