[发明专利]用于判断时钟信号是否准确的检测方法和电路在审

专利信息
申请号: 202011265341.3 申请日: 2020-11-12
公开(公告)号: CN112532214A 公开(公告)日: 2021-03-19
发明(设计)人: 钟昌贤 申请(专利权)人: 成都芯源系统有限公司
主分类号: H03K5/125 分类号: H03K5/125
代理公司: 暂无信息 代理人: 暂无信息
地址: 611731 四川省成都市成都*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 公开了一种用于判断时钟信号是否准确的检测方法和电路。该检测方法包括一个被检测时钟信号和参考时钟信号,并分别对两个时钟信号的周期同时进行计数。当被检测时钟信号和参考时钟信号其中之一的周期计数值等于预设的最高计数值时,判断另一个时钟信号的周期计数值是否位于预设的最高计数值和预设的最低计数值之间。该检测方法和电路根除了模拟验证电路中因物理参数导致的检测过程中的误差,可以实现被检测时钟信号和参考时钟信号的互检,保证被检测时钟信号和参考时钟信号的正确性。
搜索关键词: 用于 判断 时钟 信号 是否 准确 检测 方法 电路
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都芯源系统有限公司,未经成都芯源系统有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202011265341.3/,转载请声明来源钻瓜专利网。

同类专利
  • 负载状态的确定方法、装置、设备、介质和程序产品-202310890165.X
  • 徐门俊;陈徐达;胡文涛 - 宁波公牛电器有限公司
  • 2023-07-19 - 2023-10-13 - H03K5/125
  • 本申请公开了一种负载状态的确定方法、装置、设备、介质和程序产品,涉及电子技术领域,该方法应用于负载回路,负载回路中包括负载检测电路、继电器和负载。该方法包括:响应于负载回路进入上电状态,获取负载检测电路检测得到的第一电平信号;响应于第一电平信号是方波信号,获取第一电平信号中低电平信号的单次持续时长,单次持续时长是指低电平信号在单个方波周期内的持续时长;获取时长阈值,时长阈值是预先设定的用于确定负载状态的阈值;基于低电平信号的单次持续时长与时长阈值之间的比对关系,确定负载回路对应的负载状态。能够确定负载的启闭状态并提高负载状态检测结果的准确性。
  • 时钟信号监控系统-202210309950.7
  • 高庆;曹旺;张敏 - 华润微集成电路(无锡)有限公司
  • 2022-03-28 - 2023-10-10 - H03K5/125
  • 本发明涉及一种时钟信号监控系统,包括晶振检测模块、最低功耗寻找模块、晶体振荡器模块和时钟切换模块,晶振检测模块用于检测晶体振荡器模块的停振信号,最低功耗寻找模块用于寻找晶体振荡器模块起振的最小电流,在晶体振荡器模块停振时,时钟切换模块将系统时钟信号System_CLK切换至内部振荡器时钟信号RC_CLK,在晶体振荡器模块起振时,时钟切换模块将系统时钟信号System_CLK切换至晶振时钟信号Crystal_CLK。采用了本发明的时钟信号监控系统,晶体振荡器的偏置电流产生电路增加可调电阻,支持调整功耗,可自动切换内部振荡器时钟信号和晶振时钟信号,保证系统时钟可靠性,兼顾电路可靠性与功耗控制,将晶体振荡器电路的功耗降至最低。
  • 校正电路及校正方法-202210202511.6
  • 王凯民;游惟翔;龚豫宝 - 力晶积成电子制造股份有限公司
  • 2022-03-03 - 2023-08-29 - H03K5/125
  • 本发明提供一种校正电路及校正方法。校正电路可用以对延迟线进行内建自我测试,校正电路包括延迟基准电路、比较器及调整电路。延迟基准电路可依据外部时钟信号以产生第一时钟信号以及具有预设延迟的第二时钟信号,其中延迟线受控于控制信号,以依据第一时钟信号来产生第三时钟信号。比较器耦接延迟基准电路。比较器可比较第二时钟信号以及第三时钟信号以判断第二时钟信号是领先或落后第三时钟信号,并产生比较结果。调整电路耦接延迟线及比较器,调整电路依据比较结果以调整提供至延迟线的控制信号。
  • 一种LVDS端口自测试装置及方法-202310613888.5
  • 谢雨蒙;邹家轩;徐超;王展锋;姜赛男 - 中国电子科技集团公司第五十八研究所
  • 2023-05-29 - 2023-08-25 - H03K5/125
  • 本发明涉及微波射频及芯片可测性设计技术领域,特别涉及一种LVDS端口自测试装置及方法。包括:数据缓冲器,用于缓冲隔离内部输出信号D;数控振荡器,用于产生固定频率时钟信号;序列发生器,用于产生待输出的特定测试序列信号;选择器,用于根据模式选择信号M,选择将数据缓冲器的输出或序列发生器的输出送入LVDS驱动器。本发明自测试装置实现可测性设计的小型化LVDS端口模块,提高系统集成度,同时本发明方法用在LVDS端口自测试装置上,在较小逻辑开销的前提下,可以同时提供不同速率的LVDS端口测试输出频率。
  • 一种信号识别电路和一种车辆-202320727477.4
  • 彭德安;张静;臧树新;朱强 - 上海艾铭思汽车控制系统有限公司
  • 2023-04-03 - 2023-08-22 - H03K5/125
  • 本实用新型实施例公开了一种信号识别电路和一种车辆。信号识别电路应用于汽车座椅控制器,信号识别电路包括开关信号输入端、第一分压模块、钳位模块、限流模块和识别模块;开关信号输入端与第一分压模块以及钳位模块连接,开关信号输入端用于输入电压,第一分压模块用于对电压进行分压并通过钳位模块传输至限流模块;钳位模块与限流模块连接,限流模块用于对经分压后的电压进行限流并传输至识别模块;识别模块与限流模块连接,识别模块用于对经分压限流后的电压信号进行采样并识别开关信号输入端输入的电压为高电平状态、低电平状态或悬空状态。本实用新型的技术方案能够识别悬空状态和高低电平状态的同时简化电路结构,降低成本。
  • 一种集成电路逻辑失效监测电路及隔离电路-202310688193.3
  • 周仲武;程君健;翟冠杰 - 深圳市赛元微电子股份有限公司
  • 2023-06-12 - 2023-08-18 - H03K5/125
  • 本发明涉及电路监测的技术领域,公开了一种集成电路逻辑失效监测电路及隔离电路;本发明将第一逻辑电平单元与第一组合逻辑电路电连接,第一逻辑电平单元将根据第一组合逻辑电路的工作电压状态输出第一逻辑电平或第二逻辑电平,与门单元会根据接收到的逻辑电平而输出监测信号,当第一组合逻辑电路的工作电压失效时,第一逻辑电平单元输出第二逻辑电平,此时与门单元输出第二监测信号,即可检测到第一组合逻辑电路的工作电压失效,与传统的方法相比,本发明无需设置一个高于实际失效电压的预设值,不会在逻辑电路未失效时就判断逻辑电路的工作电压失效,解决了现有技术中对逻辑电路的失效电压监测会限制电路的宽压范围的问题。
  • 一种电压增益信号检测装置和方法-202310868791.9
  • 史亚军;张振浩 - 上海海栎创科技股份有限公司
  • 2023-07-17 - 2023-08-15 - H03K5/125
  • 本发明揭示了一种电压增益信号检测装置和方法,其装置包括:电容充放电模块、比较器、时序控制模块和D触发器;电容充放电模块用于根据开关信号对电容进行充电或放电;比较器的正向输入端连接电容,负向输入端接入基准电压,比较器用于比较电容的电压和基准电压,输出比较信号;时序控制模块用于接入自动增益控制调整信号,生成开关信号和高电平窄脉冲信号;D触发器的时钟输入管脚用于接入高电平窄脉冲信号,D输入管脚用于接入比较信号,Q输出管脚用于输出自动增益控制调整信号中的有效信号检测结果VOUT。该装置能正确检测和识别包含开关频率波纹的音频包络信号的有效增益调整信号,提升信号增益的准确度。
  • 快速时钟检测-202210943387.9
  • K·拉杰帕塔克 - 辉达公司
  • 2022-08-08 - 2023-08-08 - H03K5/125
  • 描述了快速时钟检测,具体描述了用于检测时钟异常的方法和结构,包括时钟以比预期更快的速率振荡或表现出比预期短的时钟相位实例的异常。示例方法包括响应于时钟相位的开始而启动定时器,其中定时器持续时间短于时钟相位的预期持续时间。如果时钟相位在定时器到期之前结束,则断言快速时钟检测信号。示例结构包括被耦合到时钟信号的快速时钟检测逻辑。该逻辑包括定时器、响应时钟信号进入被监测相位而启动定时器的电路、以及如果被监测相位在定时器到期之前结束则断言快速时钟检测输出的错误检测电路。在一些实施例中,定时器持续时间可以基于先前时钟相位的测量持续时间。
  • 基于外接焊盘的芯片多状态识别电路及方法-202310413167.X
  • 汤强 - 至讯创新科技(无锡)有限公司
  • 2023-04-18 - 2023-07-07 - H03K5/125
  • 本发明涉及一种基于外接焊盘的芯片多状态识别电路及方法。其包括与同一外接焊盘电连接的状态识别第一电路以及状态识别第二电路,状态识别第一电路基于所识别的电压加载状态生成电平状态识别信息,其中,所生成的电平状态识别信息包括高电平、低电平或浮空;状态识别第二电路基于所识别的电压加载状态生成测试模式识别信息,其中,所生成的测试模式识别信息包括进入测试模式或非测试模式;基于电平状态识别信息以及测试模式识别信息,生成外接焊盘所在芯片的芯片状态识别信息。本发明基于一个外接焊盘满足芯片的多状态识别,提高状态识别的效率与范围,降低芯片设计成本,提高浮空检测的鲁棒性。
  • 基于比较器的高精度边沿检测方法及系统-202111486139.8
  • 凌云;陈永 - 杭州加速科技有限公司
  • 2021-12-07 - 2023-06-27 - H03K5/125
  • 本发明提出了一种基于比较器的高精度边沿检测方法及系统。方法包括:获取被测器件输出的待测波形,预估低电平值和高电平值,设置初始电平,将初始电平作为阈值电平;将待测波形和阈值电平输入到比较器,比较阈值电平与待测波形,输出比较信号;判断比较信号是否符合预设条件,若否,则以预设步长迭代调整阈值电平重新进行比较,直至比较信号符合预设条件,将符合预设条件的阈值电平作为输出电平;获取待测波形的实际低电平值和实际高电平值,计算并设置判决电平进行边沿检测。本发明能够在不借助其它测量设备的情况下,消除电阻误差和电平误差对边沿检测精度的影响,有效提高了边沿检测精度。
  • 快速精度下降检测器电路及其方法-202110850715.6
  • 詹姆斯·R·隆柏格 - 圣图尔科技公司
  • 2021-07-27 - 2023-06-23 - H03K5/125
  • 本申请提供了快速精度下降检测器电路及其方法。在一个实施例中,一种下降检测器电路,包括:参考振荡器;多个延迟线,其被配置为从所述参考振荡器接收信号;以及逻辑,其被配置为基于所述电压调节器的输出以及所述多个延迟线中的各延迟线的输出来检测所述电压调节器中的下降。
  • 一种参考时钟信号丢失检测电路-202110454690.8
  • 许江涛;段颖哲;李浩琦;程博 - 西安交通大学
  • 2021-04-26 - 2023-06-09 - H03K5/125
  • 本发明公开了一种参考时钟信号丢失检测电路,分别是高电平宽度检测电路、低电平宽度检测电路和LOS信号生成电路,高电平宽度检测电路的输入为整形后方波时钟CK和低使能信号EN_b,输出为信号A;低电平宽度检测电路的的输入为整形后方波时钟CK和低使能信号EN_b,输出为信号B;信号A、B作为LOS信号生成电路的输入,LOS信号生成电路的输出为最终的标志位信号LOS,是整个电路的判断结果。本发明可以解决现有参考时钟丢失检测电路存在的问题。
  • 一种时钟抖动测量方法、系统、设备及可读存储介质-202310072097.6
  • 高胜 - 深圳市恒扬数据股份有限公司
  • 2023-01-12 - 2023-05-30 - H03K5/125
  • 本申请涉及电学参数测量技术领域,提供一种时钟抖动测量方法,包括:获取参考时钟,根据所述参考时钟确定测量窗口脉冲;获取被测时钟,根据所述测量窗口脉冲对所述被测时钟进行计数,生成计数结果,所述计数结果用于计算所述被测时钟的时钟抖动。相应地,本申请还提供了一种时钟抖动测量装置、终端设备及可读存储介质。实施本申请,可实现用低频时钟测试高频时钟,且便于连续测试。
  • 一种基于监控输入输出电压的信号检测电路-202211044895.X
  • 颜涛;罗赞兴 - 迈思普电子股份有限公司
  • 2022-08-30 - 2023-05-02 - H03K5/125
  • 本发明公开了一种基于监控输入输出电压的信号检测电路,初级侧交流电信号检测电路包括二极管D18、D19和三极管Q700,二极管D18和D19并联后与电阻R700、R701和R702串联,三极管Q700的发射极与基极之间接有电阻R703,三极管Q700的集电极通过光耦PC700A和电阻R704与电源连接,次级侧输出电压控制电路包括三极管Q701、Q702,三极管Q701的基极和集电极之间接有电阻R707、R705和光耦PC700B,三极管Q702的发射极与集电极之间接有电容C703,三极管Q702的集电极和电容C703与PG信号连接,电容C703和电阻R709上并联接有电阻R710、R711,电阻R710、R711之间接有精密稳压器SR1。本发明的优点在于:PG信号受输入交流信号控制,与输出电压保持一段时间间隔,PG信号不受输出负载大小的影响。
  • 一种PWM输入检测装置及轨道交通车辆-202111241238.X
  • 刘欲燃;吴文慧;谭富民;李娜;陈路遥;欧阳天添;肖武军;罗云飞 - 中车株洲电力机车研究所有限公司
  • 2021-10-25 - 2023-04-28 - H03K5/125
  • 本申请公开了一种PWM输入检测装置及轨道交通车辆,该PWM输入检测装置包括:防护调理模块,用于根据调理配置信号调整自身配置参数,当接入PWM输入信号后,利用自身配置参数将PWM输入信号的电平调整至比较模块的需求电平范围内;与防护调理模块的输出端连接的比较模块,用于将PWM输入信号和基准信号进行比较,根据比较结果输出高电平指示信号或低电平指示信号;主控模块,用于根据当前场景需求生成调理配置信号,还用于根据高电平指示信号或低电平指示信号执行对应的操作。本申请能够自适应接入的PWM输入信号的电平范围,适应性强。
  • 正交相位检测器及相关电路-202211028023.4
  • 李峯文;王文杰;林育信 - 联发科技股份有限公司
  • 2022-08-25 - 2023-04-14 - H03K5/125
  • 本发明提供了一种正交相位检测器及相关电路,其中包括检测电路。检测电路包括第一开关、第二开关和第一滤波器,第一开关受第二时钟信号控制以选择性地将第一时钟信号耦接到第一节点,第二开关受第二时钟信号控制以选择性地将第一节点耦接到参考电压,并且第一滤波器对第一节点处的电压进行滤波以产生第一检测结果。本发明的正交相位检测器能够降低功耗并改善相位检测失配。
  • 一种隔离型电平检测电路-202211623358.0
  • 谢刚;周富强;廖欣宁;刘瑞林;翁新全;柯银鸿;许静玲 - 厦门乃尔电子有限公司
  • 2022-12-16 - 2023-04-07 - H03K5/125
  • 本发明提供了一种隔离型电平检测电路,包括输入端、控制电路、第一开关管、第二开关管、隔离器件及输出端。输入端接入正常电压时,控制电路控制第一开关管导通,第二开关管截止使得隔离器件截止,输出端输出高电平;输入端接入电压低于所需电压时,控制电路控制所述第一开关截止,第二开关管导通使得隔离器件导通,输出端输出低电平。实现了输出逻辑与输入电压的高低相同,且电路功耗较小。
  • 时钟检测电路及其检测方法-202211667248.4
  • 李新兵;施献斌;龙雨佳 - 上海芯联芯智能科技有限公司
  • 2022-12-23 - 2023-04-04 - H03K5/125
  • 本发明提供一种时钟检测电路及其检测方法。所述时钟检测电路包括:第一计数器,用于对参考时钟从初始值开始进行计数得到第一计数值;第二计数器,用于对待测时钟从初始值开始进行计数得到第二计数值;移位器,用于对第二计数值向右移预设位;第一采样单元,用于在所述第一计数值为初始值时采样所述移位器输出的移位后的第二计数值得到第一采样值;第二采样单元,用于在所述第一计数值为设定值时采样所述移位器输出的移位后的第二计数值得到第二采样值;根据第一采样值和第二采样值对待测时钟进行检测。这样,不仅可以检测时钟频率比已知参考时钟大的未知时钟,还可以检测时钟频率比已知参考时钟小的未知时钟。
  • 一种脉冲信号处理方法、装置及匹配电路-202211523627.6
  • 唐亚海;林伟群;林桂浩 - 深圳市恒运昌真空技术有限公司
  • 2022-12-01 - 2023-04-04 - H03K5/125
  • 本申请提供一种脉冲信号处理方法、装置及匹配电路,方法应用于匹配电路的存储控制单元,匹配电路包括存储控制单元和读取控制单元,存储控制单元用于获取来自电源的电源信号并写入内部预设存储区域,读取控制单元用于从存储控制单元读取存储在预设存储区域的电源信号并传输至负载;方法包括:若获取到来自电源的包括低电平脉冲信息的电源信号,检测包括低电平脉冲信息的电源信号的持续时间是否高于第一预设时长;若否,则维持向预设存储区域内写入高电平状态的电源信号;若是,则向预设存储区域内写入低电平状态的电源信号。本申请实施例有利于提高匹配电路工作的可靠性。
  • 一种含直流电平的PWM信号检测电路-202211512343.7
  • 李俊;彭汉光 - 江苏新安电器股份有限公司
  • 2022-11-29 - 2023-03-31 - H03K5/125
  • 本发明公开了一种含直流电平的PWM信号检测电路,包括输入模块,包括PWM输入信号和接收座子CN6,PWM输入信号是含直流电平的信号,低电平且不为0V,PWM输入信号与接收座子CN6连接,输入到接收座子CN6上;以及,滤波模块,包括磁珠X2、瞬态二极管TVS4和第一滤波电容C15,磁珠X2一端连接接收座子CN6,另一端连接瞬态二极管TVS4和第一滤波电容C15的节点,瞬态二极管TVS4和第一滤波电容C15均接地;以及,调压模块,包括第一稳压管Z2和第一三极管Q1,第一稳压管Z2与第一三极管Q1的基极串联。利用三极管反馈实现PWM信号电平大范围变化都正常工作。PWM信号电平变化范围大且PWN信号经过检测电路转换后无延迟和失真。
  • 眼开监测装置与其操作方法-202210429789.7
  • 帕提库马尔.哥雅;龚建龙 - 智原科技股份有限公司
  • 2022-04-22 - 2023-03-31 - H03K5/125
  • 本发明提供一种眼开监测装置与其操作方法。眼开监测装置包括相位内插器、第一采样电路、第二采样电路以及时钟校准电路。第一采样电路依照数据时钟采样数据信号而产生第一采样数据。第二采样电路依照相位内插器的相位内插时钟采样数据信号而产生第二采样数据。相位内插器依据相位内插码改变相位内插时钟的相位。时钟校准电路针对不同相位内插码的任一个计数在多个时钟周期中第一采样数据与第二采样数据的多个比较结果而获得误差计数值。时钟校准电路基于不同相位内插码所对应的这些误差计数值去决定被提供给相位内插器的相位内插码。
  • 数字信号的参数测量电路、参数测量方法、芯片及设备-202211367954.7
  • 谢俊;张力航;张善钰 - 南京芯驰半导体科技有限公司
  • 2022-11-03 - 2023-03-24 - H03K5/125
  • 本申请公开了一种数字信号的参数测量电路、参数测量方法、芯片及设备,属于芯片技术领域。沿转化模块将同时输入的每路数字信号分别转化成一路脉冲信号;逻辑运算模块对各路脉冲信号进行逻辑运算,得到逻辑运算脉冲信号,逻辑运算脉冲信号中的每个脉冲表示各路数字信号中一次满足预设条件的信号翻转;第一测量组件根据逻辑运算脉冲信号控制参数计算模块对定时器进行采样,得到参考时间值;第二测量组件根据逻辑运算脉冲信号控制参数计算模块对每路数字信号进行采样,得到参考信号值;参数计算模块根据参考时间值和参考信号值计算每路数字信号的参数。本申请通过两个测量组件测量多路数字信号的参数,降低了测量成本。
  • 脉冲数据压缩采样方法-201910276438.5
  • 陶建武;许成维;杨承志 - 长春理工大学光电信息学院
  • 2019-04-08 - 2023-03-24 - H03K5/125
  • 本发明公开了一种脉冲数据压缩采样方法。包括压缩和采样两个部分。在压缩部分,首先计算脉冲间隔差值序列,并利用脉冲间隔差值序列,计算中间循环变量的初始值;其次利用循环迭代法,计算最终缩小比标准值;然后将脉冲间隔差值序列的所有元素值除以最终缩小比标准值,并按四舍五入取整,得到了一个压缩后的整数脉冲间隔差值序列;最后利用压缩后的整数脉冲间隔差值序列,来还原压缩后的整数脉冲到达时间序列。在采样部分选取合适的压缩采样间隔值;然后以压缩采样间隔值作为时间间隔,形成一个具有二元幅值的、稀疏化的、压缩的整数时间序列。克服了现有技术中因采样间隔不同而导致的脉冲序列特征不稳定、运算量大、运算复杂性高等问题。
  • 一种轻量级宽电压域时序错误检测单元-202310005970.X
  • 刘政林;于润泽;邓茜;黎振豪;汪钊旭 - 华中科技大学
  • 2023-01-04 - 2023-03-17 - H03K5/125
  • 本发明公开了一种轻量级宽电压域时序错误检测单元,包括输入反相器电路、主级错误信号生成电路、从级错误信号锁存电路和输出反相器电路。通过更改主级错误信号生成电路中并联NMOS管数量,实现时序错误检测单元扇入的灵活调节,可以根据设计指标对面积开销与检错响应速度权衡;从级错误信号锁存电路的加入,可以在单元内完成时序错误检测信号的锁存输出。与传统的时序错误检测实现方式相比,本发明无需在根时钟节点处生成错误复位信号,时序错误探测策略的实现不受低电压下高延时时钟网络的影响,在宽电压域下具有更高的功能稳定性。因此,该种轻量级时序错误检测单元能够在低电压下生成稳定的错误检测信号,对超低电压芯片的设计具有重要意义。
  • 半导体装置及其主体偏置的控制方法-202211028149.1
  • 渡边广幸;下英史 - 瑞萨电子株式会社
  • 2022-08-25 - 2023-03-14 - H03K5/125
  • 本公开涉及半导体装置及其主体偏置的控制方法。所提供的半导体装置及其主体偏置的控制方法即使在出现过程变化的情况下也能够适当地控制晶体管的主体偏置。环形振荡器ROSCn和ROSCp的操作速度分别由于NMOS晶体管MN侧和PMOS晶体管MP侧的过程变化的影响而改变。速度/偏置数据32表示环形振荡器ROSCn和ROSCp的操作速度与主体偏置VBN和VBP的设置值V1n和V1p之间的对应关系。主体偏置控制器22接收针对环形振荡器ROSCn和ROSCp测量的速度值Sn和Sp,并根据速度/偏置数据32获取设置值V1n和V1p,其中基于默认值的主体偏置VBN和VBP被分别施加到环形振荡器ROSCn和ROSCp。
  • 一种延时装置-202110982895.3
  • 曾真;陈晓哲;张春栋;朱俊锋;刘苗;胡念楚;贾斌 - 开元通信技术(厦门)有限公司;麦姆斯通信技术(上海)有限公司;麦姆斯通信技术(深圳)有限公司
  • 2021-08-25 - 2023-03-03 - H03K5/125
  • 本发明公开了一种延时装置,包括延时电路和控制电路,控制电路检测信号输出装置输出的信号中的上升沿和下降沿,在只需要对上升沿进行延时时,通过延时电路延时预设时间再输出高电平,也即,在信号为上升沿后的预设时间才输出上升沿,从而实现对上升沿的延时,对于下降沿不作处理,直接输出,从而实现只对上升沿的延时。同样,在只需要对下降沿进行延时时,通过延时电路延时预设时间再输出低电平,也即,在信号为下降沿后的预设时间才输出下降沿,从而实现对下降沿的延时,对于上升沿不做处理,直接输出,从而实现只对下降沿的延时。可见本申请可以实现只对上升沿或只对下降沿进行延时,从而可应用需求为单独对上升沿或下降沿进行延迟的场景。
  • 一种峰值检波器、差分峰值检波器-202221663198.8
  • 张浩;姜亚伟 - 南京美辰微电子有限公司
  • 2022-06-29 - 2023-03-03 - H03K5/125
  • 本实用新型公开了一种峰值检波器,包括信号输入端、信号输出端、第一三极管、采样电容和偏置电流控制电路;所述第一三极管的基极与信号输入端连接;第一三极管的集电极接电源电压,第一三极管的发射极分别与偏置电流控制电路、采样电容和信号输出端连接,采样电容不与第一三极管的发射极连接的端子接地,偏置电流控制电路与第一偏置电路连接;其中,当输入信号处于待测峰值时段时,偏置电流控制电路连通第一偏置电路,将偏置电流接入第一三极管的发射极,信号输出端输出检波信号;当输入信号处于非待测峰值时段时,偏置电流控制电路同时断开第一偏置电路和第一三极管。本实用新型的峰值检波器在高速检波时具有更高的检测精度。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top