专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果48个,建议您升级VIP下载更多相关专利
  • [发明专利]通过SPI接口输出内部信号的方法以及基于SPI接口的从设备-CN202310729430.6在审
  • 李新兵;郭婷婷 - 上海芯联芯智能科技有限公司
  • 2023-06-19 - 2023-10-27 - G06F13/10
  • 本发明提供一种通过SPI接口输出内部信号的方法以及基于SPI接口的从设备,通过SPI接口输出内部信号的方法包括:当SPI接口的cs引脚为第一逻辑电平时,SPI接口处于同步通信模式,此时主设备和从设备通过SPI接口同步通信,从设备的miso引脚输出miso协议信号;当SPI接口的cs引脚为第二逻辑电平时,主设备和从设备不通过SPI接口同步通信;当在主设备和从设备通过SPI接口同步通信时对指定地址写入并且SPI接口的cs引脚为第二逻辑电平时,SPI接口进入测试模式,此时从设备的miso引脚输出内部信号给主设备。与现有技术相比,本发明在SPI接口的非通信时间,以SPI接口的miso引脚为测试引脚,输出从设备的内部信号波形,提高了SPI接口的利用率,节省了pin脚资源。
  • 通过spi接口输出内部信号方法以及基于设备
  • [发明专利]一种基于ECC检测的缓存访问方法、装置、介质和设备-CN202311182870.0在审
  • 马占刚;葛蕾 - 上海芯联芯智能科技有限公司
  • 2023-09-14 - 2023-10-24 - G06F12/0877
  • 本申请涉及处理器技术领域,尤其涉及一种基于ECC检测的缓存访问方法、装置、介质和设备。其中方法包括:执行器向控制器发送访问请求,控制器基于访问请求的触发,对缓存的标签缓存区中的各标签进行检测和纠正,得到纠正之后的标签;控制器若从纠正之后的标签中确定出与访问地址匹配的目标标签,则将目标标签写入标签缓存区的对应位置。此外,还包括对数据以及路径信息的检测与纠正。通过上述方式,如果目标标签是经检测和纠正之后的,则将目标标签写入标签缓存区的对应位置,如此标签缓存区中的标签也是正确的了,在下次对缓存进行访问的时候,即可以获得正确的标签,提高了对缓存访问的精准度,同时,保证了处理器的安全性。
  • 一种基于ecc检测缓存访问方法装置介质设备
  • [发明专利]一种将自然语言转换为硬件描述语言的方法及装置-CN202311197008.7在审
  • 杨展悌 - 上海芯联芯智能科技有限公司
  • 2023-09-18 - 2023-10-24 - G06F30/323
  • 一种将自然语言转换为硬件描述语言的方法及装置,用以将描述逻辑电路的自然语言转换为硬件描述语言,以解决编写硬件描述语言时,需要耗费大量的时间与精力的问题。该方法包括:针对描述逻辑电路的自然语言中的每个句子,根据句子中每个词的词向量与每个词的位置向量,得到每个词的第一表示向量;将每个词的第一表示向量通过多头自注意力机制,确定出表征每个词在句中语义的词编码向量;将每个句子的词编码向量进行特征提取和分类,得到表征所述逻辑电路中各信号及各信号的信号特征;将所述各信号及所述各信号的信号特征,通过多头自注意力机制,确定出每个信号对应的硬件描述语言。
  • 一种自然语言转换硬件描述语言方法装置
  • [发明专利]一种校验码生成方法、处理器及电子设备-CN202311108686.1在审
  • 王思为;葛蕾 - 上海芯联芯智能科技有限公司
  • 2023-08-31 - 2023-10-10 - G06F21/64
  • 本申请提供一种校验码生成方法、处理器及电子设备,该方法包括:获取校验码计算指令;校验码计算指令包括校验码算法指示信息;校验码计算指令属于处理器CPU指令集中的指令;根据校验码算法指示信息,确定校验码多项式;通过计算电路中的各计算分支,得到每个计算分支输出的校验码;其中,通过对第i‑1计算分支输出的校验码和校验码多项式进行计算得到第i计算分支输出的校验码;i为正整数;第0计算分支输出的校验码是根据输入校验码和待校验数据生成的;根据校验码算法指示信息,从各计算分支输出的校验码中确定待校验数据对应的校验码。该方案,能够从硬件的角度实现对不同数据长度的校验数据的处理以及能够实现不同的校验算法类型。
  • 一种校验码生成方法处理器电子设备
  • [发明专利]一种分布式电网用户的智能用电系统及用电方法-CN201911397518.2有效
  • 林宏枳;周甫 - 上海芯联芯智能科技有限公司
  • 2019-12-30 - 2023-10-10 - G06Q10/04
  • 本发明提供了一种分布式电网用户的智能用电系统及用电方法,智能用电方法包括:将公共电力供应机构供应的电能输送至多个电网用户,多个电网用户中至少有部分电网用户配备有自主发电系统;采集电网用户的用电参数信息、未来预定时间段内用电行为影响因素信息及供电影响因素信息;对采集到的用电参数信息进行学习以生成电网用户的用电行为;结合生成的用电行为和采集到的用电行为影响因素信息预测电网用户在未来的用电情况;基于采集到的供电影响因素信息预测公共电力供应机构及自主发电系统未来的供电情况;结合电网用户未来的用电情况、公共电力供应机构及自主发电系统未来的供电情况,为电网用户的未来用电计划提供指导。
  • 一种分布式电网用户智能用电系统方法
  • [发明专利]一种协处理器和计算机设备-CN202311061412.1在审
  • 马占刚;葛蕾 - 上海芯联芯智能科技有限公司
  • 2023-08-23 - 2023-09-19 - G06F15/16
  • 本申请实施例提供了一种协处理器和计算机设备,涉及集成电路技术领域,该协处理器包括:总控制器、填充缓存模块和迭代处理模块;总控制器,用于从随机存取存储器中读取原始消息对应的多个消息块,以及将多个消息块存入所述填充缓存模块;填充缓存模块,用于预存多个消息块,并依次向迭代处理模块发送多个消息块的消息字;迭代处理模块,用于基于指定的哈希算法类型,依次对多个消息块进行消息字扩展和哈希迭代处理,获得原始消息的消息摘要,其中,迭代处理模块支持多个哈希算法类型,灵活性高,成本低,且处理性能佳。本申请基于哈希算法类型对应的杂凑算法的共性,设计通用的协处理器的计算电路,其扩展性强,可以扩展到其他同代杂凑算法。
  • 一种处理器计算机设备
  • [发明专利]一种处理器的ECC功能验证方法、装置、介质和设备-CN202310726325.7有效
  • 常艳蕊;葛蕾 - 上海芯联芯智能科技有限公司
  • 2023-06-19 - 2023-08-25 - G06F11/22
  • 本申请涉及处理器技术领域,尤其涉及一种处理器的ECC功能验证方法、装置、介质和设备。其中方法包括:设置第一测试内容;将第一测试内容填充至处理器CPU的存储空间;模拟存储软错误的方式,按照错误类型对存储空间中的第一测试内容进行修改,得到含有错误信息的第二测试内容;通过CPU访问存储空间中的第二测试内容,得到第二测试内容的ECC信息;基于第二测试内容的ECC信息与CPU对应的架构级模型的输出结果,验证CPU的ECC功能是否有效。这种方式不仅模拟了软错误的产生方式,还尽可能的还原了CPU的实际运行过程和运行环境,使得对ECC功能的测试更加准确与可靠。
  • 一种处理器ecc功能验证方法装置介质设备
  • [发明专利]一种QCA电路及QCA电路中信号线交叉的方法-CN202310220440.7有效
  • 杨展悌 - 上海芯联芯智能科技有限公司
  • 2023-03-09 - 2023-08-25 - H03K19/20
  • 本发明实施例涉及一种QCA电路及QCA电路中信号线交叉的方法。包括:分别由至少一个QCA单元构成的第一信号线、第二信号线、第三信号线、第四信号线和信号交叉逻辑电路;第一信号线和第二信号线在信号交叉逻辑电路的输入端的位置关系与第三信号线和第四信号线在信号交叉逻辑电路的输出端的位置关系相同;第一信号线用于将第一逻辑状态输入信号交叉逻辑电路;第二信号线用于将第二逻辑状态输入信号交叉逻辑电路;信号交叉逻辑电路用于根据第一逻辑状态和第二逻辑状态输出第二逻辑状态至第三信号线,输出第一逻辑状态至第四信号线。无需在不同的层之间构建通路,而是通过逻辑状态的交换,实现了与信号线交叉同样的效果。
  • 一种qca电路信号线交叉方法
  • [发明专利]一种检测系统及方法-CN202310527949.6有效
  • 葛云飞;葛蕾 - 上海芯联芯智能科技有限公司
  • 2023-05-11 - 2023-08-11 - G06F21/62
  • 本发明提供一种检测系统及方法,该系统包括第一模块和第二模块:第一模块,用于向数据校验模块发送读取预设数据的请求;第二模块,用于接收预设数据和预设数据对应的校验信息;根据预设数据和预设数据对应的校验信息确定第一数据和第一校验信息;向数据校验模块发送第一数据和第一校验信息;第一模块,还用于接收数据校验模块发送的校验结果;在校验结果指示第一数据和第一校验信息匹配时,确定数据校验模块功能异常;在校验结果指示第一数据和第一校验信息不匹配时,确定数据校验模块功能正常。该检测系统用以检测数据校验模块的功能是否精确,解决了当前缺少对数据校验模块功能的检测的问题。
  • 一种检测系统方法
  • [发明专利]一种主设备访问作为从设备的存储器的方法-CN202310462126.X在审
  • 李新兵;龙雨佳 - 上海芯联芯智能科技有限公司
  • 2023-04-25 - 2023-08-08 - G06F3/06
  • 本发明提供一种主设备访问作为从设备的存储器的方法,其包括:接收来自所述主设备的访问指令,其中所述访问指令依次包括地址、指令标识和数据,所述指令标识指示所述访问指令为写操作指令或读操作指令,当所述访问指令为写操作指令时,所述访问指令中的地址为写地址,所述访问指令中的数据为写数据,当所述访问指令为读操作指令时,所述访问指令中的地址为读地址,所述访问指令中的数据为任意数;在收到完整的所述访问指令后,响应应答信号给所述主设备;如果所述指令标识指示所述访问指令为读操作指令,则根据该访问指令中的地址从所述存储器中读取该地址上的数据并发送给所述主设备;如果所述指令标识指示所述访问指令为写操作指令,则将该访问指令中的数据写入所述存储器的该访问指令中的地址中。这样,可以快速读写作为从设备的存储器。
  • 一种主设备访问作为设备存储器方法
  • [发明专利]FPGA原型验证装置及其测试验证方法-CN202310305776.3在审
  • 李新兵;龙雨佳 - 上海芯联芯智能科技有限公司
  • 2023-03-24 - 2023-07-14 - G06F30/331
  • 本发明提供一种FPGA原型验证装置及其测试验证方法。所述FPGA原型验证装置包括待测单元、转换逻辑单元和多个第一管脚,所述待测单元包括有第二管脚,第一管脚和第二管脚与所述转换逻辑单元相连。将测试文件烧录至所述FPGA原型验证装置内,其中所述测试文件包括一个或多个测试程序,至少部分测试程序中包括管脚配置指令,所述管脚配置指令包括在此测试程序下的第一管脚和第二管脚的连接关系;执行所述测试文件中的各个测试程序,其中在执行一个具有管脚配置指令的测试程序时,先执行所述管脚配置指令以配置该测试程序下的第一管脚和第二管脚的连接关系,随后执行该测试程序中的剩余程序进行测试验证。这样,可以提高测试验证效率。
  • fpga原型验证装置及其测试方法
  • [发明专利]一种电子设备及电子设备启动方法-CN202211738272.2在审
  • 葛蕾;刘瑞楷 - 上海芯联芯智能科技有限公司
  • 2022-12-30 - 2023-07-11 - G06F11/22
  • 本申请实施例提供一种电子设备及电子设备启动方法,所述电子设备中包含系统级芯片,所述系统级芯片中包含主CPU和从CPU,以及与所述主CPU和/或所述从CPU协作的各功能电路,该方法包括:控制所述从CPU上电,并断开所述主CPU与所述各功能电路的通路;通过所述各功能电路中的固化代码初始化所述从CPU;基于所述从CPU对所述从CPU的固件进行验证;若所述从CPU的固件验证通过,则基于所述从CPU对所述主CPU的固件进行验证;若验证通过,通过所述从CPU连通所述主CPU与所述各功能电路的通路。该方法用于防止设备启动时,电子设备中系统级芯片的大核和小核的信息被篡改,导致用户的损失。
  • 一种电子设备启动方法
  • [发明专利]电源门控方法及系统级芯片-CN202310683467.X在审
  • 郑卫华;杨展悌;王炳立 - 上海芯联芯智能科技有限公司
  • 2023-06-09 - 2023-07-07 - G06F1/3287
  • 一种电源门控方法及系统级芯片,用以在对处理器进行电源门控时,可以快速保存和恢复处理器的状态信息。该方法包括:功耗管理模块向第一处理器发送电源门控请求信号;所述电源门控请求信号用于指示所述第一处理器进行电源门控准备工作;所述功耗管理模块接收所述第一处理器发送的准备完成GNT信号后,向所述第一处理器发送状态保存信号;所述GNT信号用于表征所述第一处理器已完成电源门控准备工作;所述功耗管理模块在所述第一处理器基于所述状态保存信号完成寄存器中的信息保存后,停止对所述第一处理器的供电。
  • 电源门控方法系统芯片
  • [发明专利]一种抗侧信道攻击的方法及加解密器-CN202310497446.9有效
  • 葛蕾;武文顺 - 上海芯联芯智能科技有限公司
  • 2023-05-05 - 2023-07-07 - H04L9/00
  • 一种抗侧信道攻击的方法及加解密器,用以在抵抗加解密器的侧信道攻击的同时,不降低加解密效率。该方法包括:针对多个加解密任务中的每个加解密任务,对所述加解密任务进行任务分割,得到顺序执行的若干子任务;所述多个加解密任务为加密任务或解密任务;任一加解密任务的密钥中的任一比特位表征加解密算子,且所述密钥至少具有两种不同的加解密算子;将至少两个加解密任务分割后的子任务进行随机混合,得到混合后的第一子任务序列;通过加解密器的计算单元顺序执行所述第一子任务序列。
  • 一种信道攻击方法解密

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top