[发明专利]速率匹配和解速率匹配的方法及装置有效

专利信息
申请号: 201910309698.8 申请日: 2017-06-16
公开(公告)号: CN110061745B 公开(公告)日: 2020-04-28
发明(设计)人: 张公正;陈莹;乔云飞;皇甫幼睿;李榕 申请(专利权)人: 华为技术有限公司
主分类号: H03M13/00 分类号: H03M13/00;H03M13/13;H03M13/27
代理公司: 暂无信息 代理人: 暂无信息
地址: 518129 广东*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 本申请公开了一种速率匹配的方法,该方法包括:获取编码比特序列,所述编码比特序列包括g个等长的组,每组编码比特个数为N/g,其中,N为Polar码母码长度且N为2的整数次幂,g为大于等于4小于N的整数,且g为2的整数次幂;基于组确定所述编码比特序列中需要被打孔/缩短的比特位置;获取所述编码比特序列中除需要被打孔/缩短的比特以外的编码比特,得到速率匹配后的编码比特序列。采用基于分组进行打孔/缩短的速率匹配,便于实现又提升了Polar码性能。
搜索关键词: 速率 匹配 和解 方法 装置
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910309698.8/,转载请声明来源钻瓜专利网。

同类专利
  • 基于卫星通信对抗系统的载波干扰装置及对应译码方法-202010339090.2
  • 赵明;樊龙飞 - 四川润泽经伟信息技术有限公司
  • 2020-04-26 - 2023-10-27 - H03M13/00
  • 本发明属于卫星通信技术领域,具体涉及基于卫星通信对抗系统的载波干扰装置及对应译码方法。所述系统包括:信号处理装置、处理器和上位机;所述信号处理器装置信号连接于处理器;所述处理器分别信号连接于信号处理装置和上位机;所述系统还包括:载波干扰装置;所述载波干扰装置与处理器信号连接,进行载波干扰处理,同时使用装置内置的译码器对接收到的信号进行译码操作;其通过载波干扰对目标通信进行干扰,具有隐蔽性好和干扰效率高的优点;同时,在进行载波干扰时,对目标信号进行译码使得翻译和破解信息成为可能,兼具译码效率高和准确率高的优点。
  • 解码冗余系统、解码方法及计算机可读存储介质-202111673842.X
  • 杨帅;陶师正;万小康 - 广东逸动科技有限公司
  • 2021-12-31 - 2023-10-10 - H03M13/00
  • 本申请提出一种解码冗余系统,应用于电机控制器中,解码冗余系统包括微处理器、转换单元及传感器,微处理器通过第二调理电路与传感器电性连接;微处理器用于产生励磁信号;传感器用于接收微处理器产生的励磁信号,并输出反馈信号;转换单元用于将传感器输出的反馈信号转换为数字量;微处理器根据转换单元转换的数字量对传感器输出的反馈信号进行解码。本申请还提出一种解码方法,应用于解码冗余系统中。本申请还提出一种计算机可读存储介质,计算机可读存储介质包括计算机程序,当计算机程序在解码冗余系统执行的解码方法。
  • 动态冻结极化码-201880006594.3
  • 李剑;许昌龙;魏超;侯纪磊;蒋靖 - 高通股份有限公司
  • 2018-01-16 - 2023-09-29 - H03M13/00
  • 本公开内容的某些方面总体上涉及无线通信,以及具体而言,本公开内容的某些方面涉及用于动态冻结极化码的方法和装置,例如,用于控制信道。可以在编码器处执行示例性方法。该方法一般包括使用极化码编码位流。所述编码包括选择第一信道索引集合用于编码信息位。编码包括选择小于用于第一信息位的信道索引的第二信道索引集合用于编码固定冻结位。编码包括选择剩余信道索引用于动态冻结(PCF)位,该PCF位具有基于信息位中的一个或多个信息位的值。该方法包括发送经编码的位流。
  • 在移动通信中用于小码块尺寸的QC-LDPC码的移位系数表设计方法-201880011070.3
  • 李重佑;提摩西·培林·费雪-杰费斯;邱茂清;陈威任;陈儒雅 - 联发科技股份有限公司
  • 2018-06-27 - 2023-09-26 - H03M13/00
  • 装置的处理器经由装置的收发器与至少一个其他装置建立无线通信链路。所述处理器通过如下经由所述无线通信链路与所述其他装置无线通信:从多个移位系数表中选择第一移位系数表;使用基本矩阵和第一移位系数表的至少一部分,产生QC‑LDPC码;从嵌入到所述QC‑LDPC码中的多个码本中选择码本;存储所选择的码本到与所述处理器相关的存储器中;使用所选择的码本对数据进行编码,以产生所述数据的多个调制符号;控制所述收发器复用,转换,滤波,放大所述调制符号和通过所述装置的一个或者多个天线辐射所述调制符号作为电磁波,以便经由无线通信链路发送所述数据的调制符号到所述其他装置。
  • 高效率低时延的动觉信号编解码器及编解码方法-202011368867.4
  • 赵铁松;曾超洋;乔杨珺;房颖;徐艺文 - 福州大学
  • 2020-11-30 - 2023-09-19 - H03M13/00
  • 本发明提出一种高效率低时延的动觉信号编解码器及编解码方法,编码器由信号放大器、离散余弦变换模块、量化器、游程编码模块和熵编码器组成;解码器由熵解码器、游程解码模块、逆量化器、逆离散余弦变换模块和逆放大器组成。其提出的高效率低时延的动觉信号编解码器设计,相比与现有的先进的触感编码方法,压缩率方面相比于基于死区的触感编码标准算法平均降低50%,同时失真度和时延都更小。
  • 信息发送方法、信息接收方法、装置、设备及介质-202180088797.3
  • 田文强;沈嘉;杜忠达 - OPPO广东移动通信有限公司
  • 2021-01-13 - 2023-09-08 - H03M13/00
  • 本申请公开了一种信息发送方法、信息接收方法、装置、设备及存储介质,涉及移动通信技术领域。信息发送方法应用于移动通信系统中的第二节点,所述方法包括:向移动通信系统中的第一节点发送第一模型的信息,第一模型的信息用于在第一节点内设置第一模型;其中,第一模型是互相匹配的编码模型和解码模型中的一个。移动通信系统中的第二节点通过向第一节点发送第一模型的信息,以使得第一节点和第二节点可以设置互相匹配的编码模型和解码模型,实现移动通信系统中的信息交互。
  • 极性Polar码的速率匹配处理方法及装置-202211583734.8
  • 陈梦竹;许进;徐俊 - 中兴通讯股份有限公司
  • 2017-01-25 - 2023-09-05 - H03M13/00
  • 本发明提供了一种极性Polar码的速率匹配处理方法及装置,其中方法包括:将K个比特信道作为信息比特和N-K个冻结比特级联,生成N个比特的比特序列,将N个比特的比特序列经过一个生成矩阵为N×N的极性Po lar码编码器编码,生成N个比特的初始比特序列{S0,S1,...,SN‑1},其中,K和N均为正整数,且K小于等于N;将循环缓存分成q部分,不重复地从所述初始比特序列{S0,S1,...,SN‑1}中选取比特序列按照预设处理规则写入循环缓存各部分中,其中q=1,2,3或4;在得到的所述循环缓存中的比特序列中,从预设的起始位置开始,顺序读取指定长度的比特序列,并将读取后的指定长度的比特序列作为速率匹配的待发送比特序列。大大降低了Polar码的硬件复杂度。
  • 基于深度学习的MLC型NAND闪存Polar-RNNA量化器的优化方法-202110101188.9
  • 陈平平;罗旭;李润泽 - 福州大学
  • 2021-01-26 - 2023-09-01 - H03M13/00
  • 本发明涉及一种基于深度学习的MLC型NAND闪存Polar‑RNNA量化器的优化方法,包括以下步骤:步骤S1:将MLC闪存检测问题转换为深度学习问题,并基于神经网络,得到3个硬判决读取阈值;步骤S2:基于得到的3个硬判决读取阈值,扩展得到6个软判决读取阈值;步骤S3:构建LLR映射表,并基于LLR映射表,得到MLC闪存新的的对数似然比软信息;步骤S4:对称化MLC闪存信道,并进行密度进化处理;步骤S5:基于遗传算法,优化软判决读取阈值,获取最优的最优量化区间。本发明避免了MLC闪存信道建模的艰巨任务,即可直接将极化码用于MLC闪存信道,有效提高MLC闪存可靠性。
  • 发送设备和接收设备-202011072438.2
  • 金庆中;明世澔;郑鸿实 - 三星电子株式会社
  • 2016-03-02 - 2023-09-01 - H03M13/00
  • 提供了一种发送设备和接收设备。所述发送设备包括:编码器被配置为基于低密度奇偶校验LDPC码对包括输入比特的信息比特进行编码,以产生奇偶校验比特;奇偶校验置换器,被配置为对奇偶校验比特进行交织,将包括信息比特和经过交织的奇偶校验比特的码字划分为多个比特组,并且基于所述模式的置换顺序对所述多个比特组进行交织,以提供经过交织的码字;删截器,被配置为基于信息比特的数量计算将被删截的奇偶校验比特的数量,并且基于计算出的奇偶校验比特的数量对经过交织的码字的一个或更多个奇偶校验比特进行删截;映射器,被配置为将输入比特和经过交织的码字在被删截之后剩余的奇偶校验比特映射到星座点上。
  • 发送方法和接收方法-202011073351.7
  • 金庆中;明世澔;郑鸿实 - 三星电子株式会社
  • 2016-03-02 - 2023-09-01 - H03M13/00
  • 提供了一种发送方法和接收方法。所述发送方法包括:在输入比特的数量小于信息比特的数量的情况下,向信息比特的比特空间填充输入比特和一个或更多个零填充比特;基于低密度奇偶校验LDPC码对信息比特进行编码,以产生奇偶校验比特,对奇偶校验比特进行交织;将包括信息比特和经过交织的奇偶校验比特的码字划分为多个比特组;基于所述模式的置换顺序对所述多个比特组进行交织,以提供经过交织的码字;基于信息比特的数量计算将被删截的奇偶校验比特的数量;基于计算出的数量对经过交织的码字的一个或更多个奇偶校验比特进行删截;将输入比特和经过交织的码字在被删截之后剩余的奇偶校验比特映射到星座点上,并且发送基于星座点产生的信号。
  • 发送设备和接收设备-202011627187.X
  • 明世澔;金庆中;郑鸿实 - 三星电子株式会社
  • 2016-02-24 - 2023-08-25 - H03M13/00
  • 提供了一种发送设备和接收设备。发送器包括:低密度奇偶校验(LDPC)编码器,被配置为对输入比特进行编码以产生包括输入比特和奇偶校验比特的LDPC码字;重复器,被配置为选择构成LDPC码字的比特中的至少一部分比特,并将选择的比特添加在输入比特之后;删截器,被配置为对所述奇偶校验比特的至少一部分进行删截。
  • 针对LDPC编译码的数据处理方法及相关设备-202310221772.7
  • 宋秋阳;余志杰;刘学勇;王海永;陈杰 - 中国科学院微电子研究所
  • 2023-03-09 - 2023-08-22 - H03M13/00
  • 本发明提供一种针对LDPC编译码的数据处理方法及相关设备。方法包括:获取待处理的LDPC编译码数据;利用执行单元针对待处理的LDPC编译码数据进行数据处理,其中,执行单元设置有扩展指令集,扩展指令集能够支持LDPC编译码算法。根据上述技术方案,利用设置有扩展指令集的执行单元对LDPC编译码进行数据处理,该扩展指令集支持LDPC编译码算法。由此可以以更低的代码量和更少的运行时间对LDPC编译码进行处理,从而大大降低了数据处理的时间成本以及存储器所占用的空间成本,极大地提升了对LDPC编译码的数据处理效率。
  • 用于检测蓝牙低功耗分组的控制器-201880079991.3
  • P·S·穆拉利;S·V·纳拉帕拉朱 - 硅实验室公司
  • 2018-12-15 - 2023-08-22 - H03M13/00
  • 本申请公开一种用于蓝牙低功耗的前导码检测器,其包括:接收器,用于接收蓝牙分组;和能量检测控制器,用于以周期性的方式在T1期间启用接收器的供电,并在T2期间禁用接收器的供电,直到检测到分组能量增加,然后检测到前导码。在T1间隔期间,AGC过程操作,该过程也在寻找在相同T1间隔内或跨相邻T1间隔的样本之间的能量增加。如果检测到能量增加,则前导码检测器操作以确定是否存在前导码,并且如果前导码不存在,则该过程重新开始通过T1和T2的循环。
  • 一种基于FPGA实现的卫星信号编码器及解码器-202310830881.9
  • 常兴 - 武汉能钠智能装备技术股份有限公司
  • 2023-07-07 - 2023-08-04 - H03M13/00
  • 本发明涉及信息处理技术领域,具体涉及一种基于FPGA实现的卫星信号编码器及解码器,通过使用BCH编码模块和LDPC编码模块级联的方式实现卫星通信信号编码器的设计、以及通过使用BCH解码模块和LDPC解码模块级联的方式实现卫星通信信号解码器的设计,设计得到的编码器或解码器能够广泛适用于各种卫星通信信号的编解码,提高了电路的广泛适用性。进一步地,这种设计电路的方式不需要使用实际硬件电路的组装,只需要利用FPGA(Field Programmable Gate Array,现场可编程逻辑门阵列)来实现电路设计和仿真,能够节约电路开发时间,减少硬件资源的浪费,提高开发效率。
  • 一种并行数据解码装置及方法-202011077139.8
  • 鄢贵海;卢文岩 - 中科驭数(北京)科技有限公司
  • 2020-10-10 - 2023-08-04 - H03M13/00
  • 本发明涉及数据库技术领域,具体涉及一种并行数据解码装置及方法,所述装置包括:任务分配模块,用于获取大包头首地址并发送至数据收发模块;还用于每一个中包分配一个单通道转换模块;数据收发模块,用于提取大包并发送至数据选择模块;数据选择模块,用于将大包头发送至数据处理模块,将中包发送至对应的单通道数据转换模块;数据处理模块,用于解析大包头以获取大包头信息并发送至任务分配模块;单通道转换模块,所述单通道转换模块有多个,均用于接收与其匹配的中包,并按照编码规则对应解码数据。上述装置不仅能够实现数据解码,且能够多通道并行处理,可以在同一时间完成多路数据解码,不仅传输速度快,且效率极大提高。
  • 基于EDID编码的电子装置控制方法及电子装置-201910038990.0
  • 廖仁豪;范泽崴 - 苏州佳世达电通有限公司;佳世达科技股份有限公司
  • 2019-01-16 - 2023-07-25 - H03M13/00
  • 本发明提供一种基于EDID编码的电子装置控制方法及电子装置。电子装置包括主体和与该主体相连的多个电子组件,主体包括控制器、运算器和存储器,存储器用以存储对应于主体的扩展显示标识数据,每个电子组件分别具有储存单元,每个储存单元用以存储对应于各自电子组件的元件序列号。电子装置控制方法包括:分别将对应于每个电子组件的元件序列号从每个储存单元内读出;将每个元件序列号按照预设规则生成相应的数字阵列序号;将所有数字阵列序号作编码运算,并得到一个编码序号;将编码序号更新到存储器内的扩展显示标识数据中,从而获得对应于主体的更新后扩展显示标识数据。
  • 一种生成TWACS波形的装置及方法-202111069437.7
  • 张建业;李正刚;龙克飞;朱明;高行;田相鹏;廖红华;钟建伟;郑文立 - 国网湖北省电力有限公司恩施供电公司;湖北民族大学
  • 2021-09-13 - 2023-07-25 - H03M13/00
  • 本发明提供了一种生成TWACS波形的装置,包括外部模拟前端电路模块、自定义TWACS IP核、NIOSII软核处理器、OLED显示控制器以及外设电路,所述外部模拟前端电路模块用于放大、发送工频信号编码IP核输出的TWACS信号,以用于采集外部正弦波信号,并将所述外部正弦波信号发送至工频信号解码IP核,完成工频信号解码,用于过零辨别,同步控制输出的TWACS信号,使所述TWACS信号调制输出时与市电同频同相,该方案系统架构灵活、升级换代容易、控制方式便捷、具有功耗低、灵敏度高;采用本方案设计能解决采用传统的系统设计方法系统功能升级困难,维护性差以及设计的灵活性较低等问题,能有效地简化系统的构造、缩短从概念到实现的距离。
  • 一种布尔电路编码方法、装置及系统-201910344369.7
  • 李升林;黄高峰;孙立林 - 矩阵元技术(深圳)有限公司
  • 2019-04-26 - 2023-07-21 - H03M13/00
  • 本说明书实施例公开了一种布尔电路编码方法、装置及系统,所述方法包括获取目标布尔电路文件中的待处理电路数据;对所述待处理电路数据的有效位进行编码处理,获得所述待处理电路数据的编码电路数据,所述编码电路数据包括一个或者多个字节,所述字节的最高比特位用于标识该字节的下一个字节是否属于所述编码电路数据。利用本说明书各个实施例,可以有效实现对布尔电路文件的大幅度压缩。
  • 基于互信息的递归极性码构造-201880011810.3
  • 杨阳;蒋靖;G·萨奇斯;魏超;李剑;H·桑卡尔;许昌龙;J·B·索里阿加 - 高通股份有限公司
  • 2018-02-22 - 2023-07-04 - H03M13/00
  • 描述了用于无线通信的方法、系统和设备。为了使用极性码来对比特向量进行编码,编码器可以向和用于传输的信道(例如,非极化比特信道的集合)相关联的极化比特信道分配向量的信息比特。在一些情况下,可以将极化比特信道划分成与一些相关联的可靠性指标的不同值相关联的组。基于不同极化比特信道的可靠性指标和传输的总体容量,可以向极化比特信道分配信息比特。也就是说,传输的比特位置可以取决于不同极化比特信道的可靠性指标和传输的总体容量。为了便利打孔,可以调整传输的总体容量,并且可以基于经调整的容量将非极化比特信道划分成极化比特信道。
  • 实施极化码的设备和方法-201680085596.7
  • 瓦莱里奥·比奥里奥;弗雷德里克·格博瑞;英格玛·兰德;简-克洛德·贝尔菲奥里 - 华为技术有限公司
  • 2016-05-12 - 2023-06-20 - H03M13/00
  • 一种用于基于长度为N的极化码将K个信息比特编码为长度为N'的码字的编码器(400),其中,N是2的幂并且大于或等于N'。所述编码器(400)包括:存储多个比特索引的存储器(403),其中,所述多个比特索引包括关联于所述长度为N的极化码的一组N个冻结比特索引、一组N/2个打孔比特索引和/或一组N/2个缩短比特索引;以及处理器(401),用于:从所述存储器(403)中检索所述多个比特索引的至少一个子集,使用所述长度为N的极化码对所述K个信息比特进行编码以获得长度为N的编码数据,以及将所述编码数据的比特数量减少到所述长度N'以获得所述长度为N'的码字。
  • 基于互信息的递归极化码构建-201880005906.9
  • 杨阳;蒋靖;G·萨奇斯;H·楼;H·桑卡尔 - 高通股份有限公司
  • 2018-01-05 - 2023-06-16 - H03M13/00
  • 描述了用于无线通信的解码和编码方法、系统和设备。一种方法可以包括:在无线信道上接收码字,该码字是使用极化码来编码的;识别所接收的码字中的重复比特位置集合;以及识别用于针对编码的信息比特的极化码的比特位置集合。比特位置集合可以是至少部分地基于以下操作来确定的:针对每个极化阶段来递归地划分极化码的比特信道;以及基于每个极化阶段的比特信道划分的相应聚合容量的互信息传递函数,来向比特信道划分指派一数量的信息比特的部分。该方法还可以包括:根据极化码来对所接收的码字进行解码,以获得比特位置集合处的信息比特向量,并且该方法还可以包括其它方面和特征。
  • 一种无线信号的译码方法及译码装置-202110053272.8
  • 沙启迪;朱安国;吴昌强 - 普联技术有限公司
  • 2021-01-15 - 2023-06-06 - H03M13/00
  • 本申请适用于信号处理的技术领域,提供了一种无线信号的译码方法以及译码装置,所述译码包括:获取无线信号帧中待译码字段的第一符号的第一软信息;通过译码器对所述第一软信息进行译码,得到所述第一软信息的目标信息;获取无线信号帧中待译码字段的第二符号的第二软信息;在所述译码器复位后,将所述第一软信息和所述第二软信息进行译码,得到所述待译码字段的全部译码结果。与传统的解决方案相比,由于传统的解决方案需要等待待译码字段所有符号都译码完成,才能得到目标信息,影响后续的处理结果。而本申请由于将待译码字段中第一个符号进行分离译码,故可提前获取目标信息,避免延迟对后续的处理结果产生的影响。
  • 一种低时延、幸存路径长度自动调节的维特比译码电路-202211618272.9
  • 吴琪;陈谡;刘洋 - 中科芯集成电路有限公司
  • 2022-12-15 - 2023-05-30 - H03M13/00
  • 本发明公开一种低时延、幸存路径长度自动调节的维特比译码电路,属于数字通信领域,包括译码控制电路、插值电路、分支度量计算电路、加比选电路和幸存路径回溯电路。译码控制电路根据配置生成译码电路控制信息;插值电路对码率为2/3、3/4的软比特数据进行插值操作,使之恢复成1/2码率的软比特数据;分支度量计算电路在当前节点下计算软比特数据相对4种不同输出所对应的分支度量值;加比选电路进行路径度量的计算、比较与选择,选出幸存路径并将节点信息存入SRAM中;幸存路径回溯电路回溯幸存路径,译出码字。本发明能减小电路面积,低时延的流水线译码结构应对突发数据,提高译码速度与效率,幸存路径动态调节可以很好的应对包长不固定的译码场景。
  • 减少延迟错误校正解码-201880035724.6
  • P·J·米尼;B·特拉格;G·D·吉尔达;A·奥尼尔 - 国际商业机器公司
  • 2018-06-14 - 2023-05-26 - H03M13/00
  • 公开了用于使用减少延迟符号错误纠正解码器执行减少延迟错误解码的系统,方法和计算机可读介质,该解码器利用枚举的并行乘法代替除法,并用常数乘法代替一般乘法。使用并行乘法代替除法可以提供减少延迟,并且用常数乘法代替一般乘法允许逻辑减少。另外,减少符号错误纠正解码器可以利用解码项共享,这可以产生解码器逻辑的进一步减少和进一步的延迟改进。
  • 量子纠错解码方法及相关设备-202111357505.X
  • 赵勇杰 - 合肥本源量子计算科技有限责任公司
  • 2021-11-16 - 2023-05-19 - H03M13/00
  • 本发明公开了一种量子纠错解码方法及相关设备,该方法包括:获取稳定子校验线路,所述稳定子校验线路包括数据比特、辅助比特和伴随比特,其产生的量子错误均来自高斯误差偏移信道;运行两次所述稳定子校验线路,得到每次运行后所述辅助比特的第一输出态和所述伴随比特的第二输出态;在基于每次运行后得到的所述第一输出态确定所述数据比特出错时,基于所述数据比特的第一噪声参数、所述辅助比特的第二噪声参数、所述伴随比特的第三噪声参数和所述第二输出态确定出错的数据比特,以及对所述出错的数据比特纠错解码。采用本发明实施例可在数据比特、辅助比特和伴随比特上产生的量子错误均来自高斯误差偏移信道时,对出错的数据比特纠错解码。
  • 使用极化码时的分段码率匹配系统和方法-201780033716.3
  • 张然;史无限;承楠;葛屹群 - 华为技术有限公司
  • 2017-06-06 - 2023-05-12 - H03M13/00
  • 公开了用于在使用极化码时执行码率匹配的系统和方法。在一项实施例中,在极化编码器处接收多个比特。获得对应于以下项中至少一项的值:传输所述多个比特所要使用的码率和传输所述多个比特所要使用的已编码比特的数量。确定所述值所属的值范围,并获得对应于所述值所属的所述范围的信息序列。根据所述信息序列将所述多个比特映射到输入向量的位置的子集中。将所述输入向量的其余位置设置为解码器已知的冻结值。然后,在所述极化编码器中对所述输入向量进行编码以生成码字。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top