[实用新型]用于半导体存储器的存储矩阵及半导体存储器有效
申请号: | 201820558831.4 | 申请日: | 2018-04-18 |
公开(公告)号: | CN207993492U | 公开(公告)日: | 2018-10-19 |
发明(设计)人: | 不公告发明人 | 申请(专利权)人: | 睿力集成电路有限公司 |
主分类号: | G11C16/26 | 分类号: | G11C16/26 |
代理公司: | 北京市铸成律师事务所 11313 | 代理人: | 宋珊珊;王珺 |
地址: | 230000 安徽省合肥市*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型实施例公开了一种用于半导体存储器的存储矩阵及半导体存储器。存储矩阵包括列地址线,列地址线的输入端和列地址线的输出端之间连接有多个负载;驱动器,连接于列地址线的输入端,用于驱动第一选通脉冲从列地址线的输入端传输至列地址线的输出端以驱动负载,并在列地址线的输出端形成第二选通脉冲;连接线,连接线的输入端连接驱动器且连接线和列地址线接收同一第一选通脉冲,驱动器还用于驱动第一选通脉冲传输至连接线的输出端,形成第一控制脉冲;整形电路,与列地址线的输出端和连接线的输出端连接,用于根据第一控制脉冲调整第二选通脉冲的上升沿的形状,以得到第三选通脉冲,第三选通脉冲的上升沿比第二选通脉冲的上升沿陡峭。 | ||
搜索关键词: | 列地址线 选通脉冲 连接线 输出端 半导体存储器 驱动器 存储矩阵 上升沿 输入端 控制脉冲 本实用新型 输出端连接 输入端连接 驱动 多个负载 驱动负载 整形电路 传输 陡峭 | ||
【主权项】:
1.一种用于半导体存储器的存储矩阵,其特征在于,包括:列地址线,所述列地址线的输入端和所述列地址线的输出端之间连接有多个负载;驱动器,连接于所述列地址线的输入端,用于驱动第一选通脉冲从所述列地址线的输入端传输至所述列地址线的输出端以驱动所述负载,并在所述列地址线的输出端形成第二选通脉冲;连接线,所述连接线的输入端连接所述驱动器且所述连接线和所述列地址线接收同一所述第一选通脉冲,所述驱动器还用于驱动所述第一选通脉冲传输至所述连接线的输出端,形成第一控制脉冲;以及整形电路,与所述列地址线的输出端和所述连接线的输出端连接,用于根据所述第一控制脉冲调整所述第二选通脉冲的上升沿的形状,以得到第三选通脉冲,其中,所述第三选通脉冲的上升沿比所述第二选通脉冲的上升沿陡峭。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于睿力集成电路有限公司,未经睿力集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201820558831.4/,转载请声明来源钻瓜专利网。
- 上一篇:电源驱动装置及随机存储器
- 下一篇:一种EMMC测试装置