[发明专利]半导体装置、数据传输系统以及半导体装置的工作方法有效
申请号: | 201710711543.8 | 申请日: | 2017-08-18 |
公开(公告)号: | CN107769906B | 公开(公告)日: | 2022-02-18 |
发明(设计)人: | 堀良彦;濑纳刚史;糸鱼川敬一;黑泽淳;田村敬;桑田英明;神田和彦;皆木朋夫 | 申请(专利权)人: | 辛纳普蒂克斯日本合同会社 |
主分类号: | H04L7/00 | 分类号: | H04L7/00;H04L25/14 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 臧霁晨;郑冀之 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及半导体装置、数据传输系统以及半导体装置的工作方法。提供一种用于对数据信号与时钟信号之间的偏移进行补偿的技术。半导体装置具备:对接收数据信号进行锁存来输出接收数据的锁存电路、构成为使接收时钟信号延迟所设定的设定延迟时间的延迟电路部、以及构成为控制设定延迟时间的延迟控制电路部。延迟控制电路部在校准工作中使设定延迟时间从初始值起增大来探索接收数据的值稳定地取得第一值的第一延迟时间,使设定延迟时间从第一延迟时间起增加来探索接收数据的值稳定地取得第二值的第二延迟时间,使设定延迟时间从第二延迟时间起减少来探索接收数据的值稳定地取得第一值的第三延迟时间,基于第一延迟时间和第三延迟时间来决定设定延迟时间的最佳值。 | ||
搜索关键词: | 半导体 装置 数据传输 系统 以及 工作 方法 | ||
【主权项】:
一种半导体装置,其中,构成为:具备:第一缓冲器,接收外部数据信号来输出接收数据信号;第二缓冲器,接收外部时钟信号来输出接收时钟信号;锁存电路,响应于所述接收时钟信号对所述接收数据信号或根据所述接收数据信号生成的信号进行锁存来输出接收数据;延迟电路部,构成为使所述接收数据信号和所述接收时钟信号的一个信号相对于另一个信号延迟所设定的设定延迟时间;以及延迟控制电路部,构成为控制所述设定延迟时间,所述延迟控制电路部在决定所述设定延迟时间的最佳值的第一校准工作中进行:初始设定工作,将所述设定延迟时间设定为初始值;第一阶段工作,使所述设定延迟时间从初始值起增大来探索所述接收数据的值稳定地取得第一值的所述设定延迟时间即第一延迟时间;第二阶段工作,使所述设定延迟时间从所述第一延迟时间起增加来探索所述接收数据的值稳定地取得与所述第一值不同的第二值的所述设定延迟时间即第二延迟时间;第三阶段工作,使所述设定延迟时间从所述第二延迟时间起减少来探索所述接收数据的值稳定地取得所述第一值的所述设定延迟时间即第三延迟时间;以及最佳值决定工作,基于所述第一延迟时间和所述第三延迟时间来决定所述设定延迟时间的最佳值。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于辛纳普蒂克斯日本合同会社,未经辛纳普蒂克斯日本合同会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710711543.8/,转载请声明来源钻瓜专利网。