专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果1969个,建议您升级VIP下载更多相关专利
  • [发明专利]一种解调码元时钟生成方法及系统-CN202310756045.0在审
  • 靳旭;马盼;武方达;林子明 - 北京全路通信信号研究设计院集团有限公司
  • 2023-06-25 - 2023-10-27 - H04L7/00
  • 本发明公开了一种解调码元时钟生成方法及系统,包括对待处理的解调码元进行电平采样;计算解调码元对应的每位电平的持续时间;在当前电平在码元周期内不发生变化时,将当前电平持续时间与持续时间阈值作比较;在当前电平持续时间大于持续时间阈值时,生成高电平时钟输出,否则生成低电平时钟输出;在当前电平在码元周期内发生变化时,根据所述当前电平之前的若干个电平的持续时间修正所述当前电平持续时间,并将修正后的当前电平持续时间与持续时间阈值作比较;在修正后的当前电平持续时间大于持续时间阈值时,生成高电平时钟输出,否则生成低电平时钟输出。本发明加入了时钟生成特殊情况的处理,大幅减少时钟个数与码元个数不匹配的概率。
  • 一种解调时钟生成方法系统
  • [发明专利]一种容错同步时钟传输系统-CN202310754895.7在审
  • 梁科;王元龙 - 天津瑞发科半导体技术有限公司
  • 2023-06-26 - 2023-10-27 - H04L7/00
  • 本发明公开了一种容错同步时钟传输系统,包括第一传输终端、第二传输终端、第一传输通道,第一传输终端通过第一传输通道连接第二传输终端,第一传输终端以预设时间间隔通过第一传输通道向第二传输终端发送第一传输帧,第一传输帧包含第一同步头,第二传输终端使用接收到的第一同步头位置进行时钟恢复生成本地时钟,第一同步头由n1个开始符组成,n1≥3,开始符经过线路码编码,第二传输终端使用接收到的开始符确定第一同步头的位置,在所述n1个开始符中,当最多两个开始符出现错误时,第二传输终端仍能够使用接收到的开始符确定其所在第一同步头的位置。
  • 一种容错同步时钟传输系统
  • [实用新型]基于FPGA的ADSB-OUT发射时隙控制芯片-CN202321001735.7有效
  • 穆铁钢;王希奇;黄帆;鲁国斌 - 中国航空无线电电子研究所
  • 2023-04-27 - 2023-10-27 - H04L7/00
  • 本实用新型公开了一种基于FPGA的ADSB‑OUT发射时隙控制芯片,利用FPGA内部资源构建计时器、触发器、状态器和仲裁模块,七个不同的计时器和触发器分别针对一种报文的发射周期进行计时,其中,各计时器对报文的发射周期进行计时,触发器在对应报文的发射周期达到时向状态器发送触发信号;状态器依次检查各触发器是否给出触发信号,在收到触发信号后获取对应报文的数据送入发射队列;仲裁模块根据XPDR的工作状态对七种报文是否能直接占用天线进行仲裁。本实用新型确保民用航空飞行器在飞行过程中能稳定发射ADSB‑OUT数据并能保证在共用天线的情况下不影响TCAS和XPDR功能。
  • 基于fpgaadsbout发射控制芯片
  • [发明专利]一种音频设备的时钟同步方法、系统以及音频设备-CN202210359514.0在审
  • 张泰;程力 - 华为技术有限公司
  • 2022-04-06 - 2023-10-24 - H04L7/00
  • 一种音频设备的时钟同步方法、系统以及音频设备。第一音频设备与第二音频设备建立第一通信连接;第一音频设备计算第一音频设备与第二音频设备基于第一通信连接时存在的第一时钟差;第一音频设备与第二音频设备建立第二通信连接;第一音频设备计算第一音频设备与第二音频设备基于第二通信连接时存在的第二时钟差;第一音频设备基于第一时钟差和第二时钟差计算第三时钟差;第一音频设备与第二音频设备基于第三时钟差进行时钟同步。这种方式,两个音频设备可以建立不同的通信连接,以测量出不同通信连接下两个音频设备之间存在的时钟差,综合不同通信连接下所测得的时钟差得到最终时钟差,以实现两个音频设备之间的同步,提升时钟同步的准确性。
  • 一种音频设备时钟同步方法系统以及
  • [发明专利]用于时钟重新同步的系统和方法-CN202310386554.9在审
  • F·帕帕拉多;E·萨鲁索 - 意法半导体股份有限公司
  • 2023-04-12 - 2023-10-20 - H04L7/00
  • 本公开涉及用于时钟重新同步的系统和方法。一种处理数据流的方法包括在第一观察窗口内使用采样时钟获取数据流的第一数目的样本,并且将包括第一数目的样本的存储数据流存储在数据缓冲器中。第一观察窗口的长度由参考时钟确定。根据第一数目的样本来确定采样时钟的测量周期数。在观察窗口中测量采样时钟的预期周期数与采样时钟的测量周期数之间的误差。通过用该误差校正第一数目的样本来更新与第一观察窗口相对应的存储数据流,以包含第二数目的样本。
  • 用于时钟重新同步系统方法
  • [发明专利]伺服驱动器低延时同步方法-CN202210957526.3有效
  • 王书华;幸武斌;王建云;岑志勇;常京科 - 横川机器人(深圳)有限公司;上海电机学院
  • 2022-08-10 - 2023-10-20 - H04L7/00
  • 本发明属于驱动器控制技术领域,具体涉及伺服驱动器低延时同步方法。所述方法执行以下步骤:步骤1:实时获取伺服驱动器的伺服运行数据,实时获取伺服电机的电机运行数据,将获取的电机运行数据和伺服运行数据实时发送至同步器;步骤2:同步器接收电机运行数据和伺服运行数据后,将接收到的电机运行数据转换为电机帧数据,将接收到的伺服运行数据转换为伺服帧数据,同时分别将伺服帧数据和电机帧数据按照设定的同步周期划分为多个子帧,并按照时间先后顺序。所述方法将伺服驱动器的数据和伺服电机的数据经过一个同步器进行数据合成后,设置同步标记,再进行分发后,伺服驱动器和伺服电机根据接收到的数据,进行循环时间解码,既降低了同步延时,也避免了同步带来的干扰。
  • 伺服驱动器延时同步方法
  • [发明专利]时钟同步方法、系统、组件、设备-CN202310752783.8有效
  • 董云星 - 北京象帝先计算技术有限公司
  • 2023-06-26 - 2023-10-20 - H04L7/00
  • 本公开提供一种时钟同步方法、系统、组件、设备。应用于的从模块的时钟同步方法包括响应于接收到主模块发送的第一消息,向所述主模块发送第二消息并开始计时;响应于接收到所述主模块发送的第三消息,停止计时;其中,所述第三消息是所述主模块在接收到所述第二消息后间隔第一预设时长发出的;将当前的计时时长与所述第一预设时长的差值除以2,得到所述主模块与所述从模块之间的传输延时;根据所述传输延时,对所述主模块与所述从模块进行时钟同步。通过计时的方式,得到所述主模块与所述从模块之间的传输延时,可以进行主模块与从模块之间的时钟校正。
  • 时钟同步方法系统组件设备
  • [发明专利]一种10Gsps宽带采集系统及方法-CN202310846396.0在审
  • 任博文;王凯;王炜鹏;程希 - 北京无线电测量研究所
  • 2023-07-11 - 2023-10-17 - H04L7/00
  • 本发明实施例公开一种10Gsps宽带采集系统及方法。在一具体实施方式中,该方法包括时钟模块,用于接收第一参考时钟信号,并发送采样时钟信号和同步时钟信号至采集模块,以及发送第二参考时钟信号至控制模块;采集模块,用于接收输入信号并进行模数转换为采样数据发送至控制模块;控制模块,用于发送第一时钟频率控制信号和第二时钟频率控制信号至时钟模块,并发送采样控制信号至采集模块,将处理后的采样数据发送至总线模块和存储模块;存储模块,用于存储所述采样数据和所述处理后的采样数据;总线模块,用于给各个模块供电及外部数据交互。实现单通道且速率为10Gsps的宽带采样系统,具有结构简单,采样速率高,避免多通道数据采集结构引入的时延误差。
  • 一种10gsps宽带采集系统方法
  • [发明专利]一种多通道相参信号源的本振调节方法、设备及介质-CN202311139634.0在审
  • 郭栋;王涛;朱剑平 - 北京中科睿信科技有限公司
  • 2023-09-06 - 2023-10-13 - H04L7/00
  • 本申请公开了一种多通道相参信号源的本振调节方法、设备及介质,方法包括:确定参考信号,并根据参考信号确定第一路信号,将第一路信号输入至第一功分器,通过第一功分器对第一路信号进行功分处理;将功分处理后的第一路信号输入至锁相环组,以得到多路信号;将多路信号输入至多个混频器组,以得到多个混频器组输出的调节信号。本申请通过锁相环芯片、信号功分器和线缆,满足了系统测试中精细的移相步进要求;在固定点频的本振5100MHz处进行移相操作,仅在该频点进行校准,其过程校准简单、工作量小,不会带来额外的相位不平坦度;降低了信号频率,从而进一步降低了对各路相位的稳定性的影响。
  • 一种通道信号源调节方法设备介质
  • [发明专利]一种网络时间校正方法、设备及计算机可读存储介质-CN202210108040.2有效
  • 吴玮;张凯 - 高新兴物联科技股份有限公司
  • 2022-01-28 - 2023-10-13 - H04L7/00
  • 本发明公开了一种网络时间校正方法、设备及计算机可读存储介质,其中,该方法包括:在第一时间通过网络时间协议向所述网络时间协议对应的服务器发送携带与所述第一时间对应的第一时间戳的同步报文;在当所述服务器在第二时间接收到所述同步报文,并在第三时间向所述通信模组发送携带与所述第三时间对应的第三时间戳的时延请求报文;由所述通信模组记录接收到所述时延请求报文的第四时间;根据所述第一时间、所述第二时间、所述第三时间以及所述第四时间计算当前的传输时延,并根据所述传输时延对所述通信模组获取的网络时间进行矫正补偿。本发明有效地减小了网络传输的时延误差,显著地提高了通信模组的NTP时间精度,极大地增强了产品力。
  • 一种网络时间校正方法设备计算机可读存储介质

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top