[发明专利]一种带APB接口的多路频率采集电路有效
申请号: | 201610094623.9 | 申请日: | 2016-02-22 |
公开(公告)号: | CN105760330B | 公开(公告)日: | 2019-03-19 |
发明(设计)人: | 张跃玲;张磊;赵忠惠;张瑾;汪健 | 申请(专利权)人: | 中国兵器工业集团第二一四研究所苏州研发中心 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 南京纵横知识产权代理有限公司 32224 | 代理人: | 耿英;董建林 |
地址: | 215163 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种带APB接口的多路频率采集电路,包括集成在SoC系统中形成一通用的IP模块的APB接口、内部寄存器、可编程计数器/计时器、多个独立的捕捉模块和对应的多个用于存储捕捉时刻时间值的FIFO模块;为内部寄存器分配片上SoC系统的寄存器地址空间,SoC系统中的微处理器通过APB接口配置和读写内部寄存器,并处理收到的中断信号。带APB接口的IP模块,主要是应用的SoC系统中的通用IP模块,实用性、移植性高、通用性强。占用面积小、节约电路成本、使用资源有限,简单易实现。内部设计能够存储一定捕捉时刻时间信息的FIFO模块,防止CPU不能及时响应中断覆盖掉捕获时刻存储时间信息的值。 | ||
搜索关键词: | 一种 apb 接口 频率 采集 电路 | ||
【主权项】:
1.一种带APB接口的多路频率采集电路,其特征是,包括集成在SoC系统中形成一通用的IP模块的APB接口、内部寄存器、可编程计数器/计时器、多个独立的捕捉模块和对应的多个用于存储捕捉时刻时间值的FIFO模块;为内部寄存器分配片上SoC系统的寄存器地址空间,SoC系统中的微处理器通过APB接口配置和读写内部寄存器,并处理收到的中断信号;对外部信号进行采样时,当采集到外部信号的上升沿或下降沿,或设定的采集事件发生时,触发产生中断信号;由SoC系统中的微处理器对中断进行处理并读取FIFO模块内存取的时间值、通过读取的存取时间信息的内部寄存器的值计算采集信号的周期、频率;并且通过对捕捉事件进入的中断次数计数能够实现高低电平计数和采集信号脉冲个数计数。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国兵器工业集团第二一四研究所苏州研发中心,未经中国兵器工业集团第二一四研究所苏州研发中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610094623.9/,转载请声明来源钻瓜专利网。
- 上一篇:通用串行总线集线器、操作其的方法及显示器
- 下一篇:一种航天电子产品内部总线