[发明专利]包含多个具有独立延迟的反馈通路的连续时间Σ-Δ调制器有效

专利信息
申请号: 201080009241.2 申请日: 2010-01-25
公开(公告)号: CN102334294A 公开(公告)日: 2012-01-25
发明(设计)人: O·奥利亚艾;B·布瑞斯韦尔 申请(专利权)人: 飞思卡尔半导体公司
主分类号: H03M3/02 分类号: H03M3/02;H03M1/12
代理公司: 中国国际贸易促进委员会专利商标事务所 11038 代理人: 秦晨
地址: 美国得*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种用于连续时间∑-Δ调制器的装置。∑-Δ调制器(100、200、300)包括被配置为将模拟信号转换成数字值的量化器(106、206、306)。主反馈装置(108、208、308)与量化器(106、206、306)耦接,并且主反馈装置(108、208、308)将数字值延迟第一延迟周期并基于所延迟的值生成主反馈信号。补偿反馈装置(110、210、310)与量化器(106、206、306)耦接,并且补偿反馈装置(110、210、310)将数字值延迟第二延迟周期并基于所延迟的值生成补偿反馈信号。前向信号装置(104、204、304)基于输入信号、主反馈信号和补偿反馈信号产生在量化器(106、206、306)处的模拟信号。第二延迟周期独立于第一延迟周期并且不受其影响,以及第二延迟周期被选择使得补偿反馈信号补偿第一延迟周期。
搜索关键词: 包含 具有 独立 延迟 反馈 通路 连续 时间 调制器
【主权项】:
一种∑‑Δ调制器,包括:用于接收输入信号的输入节点;被配置为将第一模拟信号转换成数字值的量化器;与所述量化器耦接的主反馈装置,所述主反馈装置被配置为:将所述数字值延迟第一延迟周期以获得第一延迟值;以及基于所述第一延迟值生成主反馈信号;与所述量化器耦接的补偿反馈装置,所述补偿反馈装置被配置为:将所述数字值延迟第二延迟周期以获得第二延迟值,其中所述第二延迟周期不受所述第一延迟周期影响;且基于所述第二延迟值生成补偿反馈信号;以及耦接于所述输入节点和所述量化器之间的前向信号装置,所述前向信号装置与所述主反馈装置和所述补偿反馈装置耦接,其中:所述前向信号装置基于所述输入信号、所述主反馈信号和所述补偿反馈信号产生所述第一模拟信号;且所述补偿反馈信号补偿所述第一延迟周期。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于飞思卡尔半导体公司,未经飞思卡尔半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201080009241.2/,转载请声明来源钻瓜专利网。

同类专利
  • 模拟数字转换器、固态成像元件和电子设备-201880011933.7
  • 马上崇 - 索尼半导体解决方案公司
  • 2018-01-18 - 2019-10-18 - H03M3/02
  • 根据本公开的模拟数字转换器设置有:ΔΣ调制器,其包括量化电路单元;分离器,其将量化电路单元的数字输出分成偶数数字值和奇数数字值;双系统传输路径,其分别传输偶数数字值和奇数数字值;以及数字滤波器,其对通过双系统传输路径传输的偶数数字值和奇数数字值进行处理,并将结果作为模拟数字转换值输出。
  • ΔΣ调制器、ΔΣA/D变换器及增量ΔΣA/D变换器-201880011590.4
  • 根塚智裕 - 株式会社电装
  • 2018-02-05 - 2019-10-08 - H03M3/02
  • 本发明涉及ΔΣ调制器、ΔΣA/D变换器及增量ΔΣA/D变换器。ΔΣ调制器具备:积分器(10、11),具有运算放大器(OP、OP1)和积分电容(Cf、Cf1);量化器(20),输出对上述运算放大器的输出信号进行了量化的量化结果(Qout);DAC(30、31),经由第1控制开关(SD3、SD13)连接,用于减去基于上述量化结果的电荷,进行上述量化结果向上述积分器的反馈;以及控制电路(40),基于上述量化结果输出数字输出值;还具备经由第2控制开关(SS3、SS13)连接、积蓄基于模拟信号(Vin)的电荷的采样电容(Cs、Cs1)。上述第2控制开关能够将上述采样电容与上述积分电容和上述第1输入端子的中间点的电连接接通关断,在1个采样周期中进行多次上述量化结果的反馈。
  • 前馈式三角积分调制器-201310320233.5
  • 张哲维 - 瑞昱半导体股份有限公司
  • 2013-07-25 - 2019-01-18 - H03M3/02
  • 前馈式三角积分调制器包括逐次逼近式模拟数字转换器、数字模拟转换器、N个积分器、第一加法器、第二加法器及最佳零点产生单元,其中N是正整数。该N个积分器的每一积分器的输出端耦接该逐次逼近式模拟数字转换器;该数字模拟转换器耦接在该第一加法器与该逐次逼近式模拟数字转换器之间;该第一加法器耦接该N个积分器的第一积分器的输入端;该第二加法器耦接于该N个积分器的第K积分器的输入端,其中K为小于N的正整数;该最佳零点产生单元耦接在该第二加法器与该N个积分器的第K+1积分器的输出端之间。
  • 信号调制电路-201410257848.2
  • 中西芳德;川口刚;关谷守 - 安桥株式会社
  • 2014-06-11 - 2018-11-02 - H03M3/02
  • 信号调制电路。提供了一种可以实时修正输出状态并且可靠地调制输入信号以输出经调制的信号的调制电路。该信号调制电路包括减法器、积分器、斩波电路、分频器、以及D型触发器。三角积分调制电路的延迟电路没有被设置至反馈电路,而是信号在所述D型触发器中被延迟和量化。所述斩波电路按与时钟信号同步的定时插入零电平,使得执行脉冲密度调制。
  • 一种包含自适应增量调制的高精度模数转换器-201410073508.4
  • 孙丽娜;杨少军 - 山东共达电声股份有限公司
  • 2014-02-28 - 2018-10-16 - H03M3/02
  • 本发明提供一种模数转换器,包括:模拟加法器,将模拟输入信号和反馈信号相减得到误差信号;积分器,与模拟加法器相连,对误差信号积分得到积分信号;比较器,将误差信号和积分信号的和与零电平进行比较得到比较信号;量化器,与比较器相连,将比较信号转化为一位二进制数字的量化信号;自适应增量转换器,与量化器相连,用于跟踪连续的多个量化信号以输出数字跟踪信号,所述被跟踪的连续的量化信号的个数大于或等于2,所述数字跟踪信号的位数大于或等于2;数模转换器,与自适应增量转换器和模拟加法器相连,将数字跟踪信号转化为模拟的反馈信号后输送至模拟加法器。其中积分器用于对量化噪声进行噪声整形,可以大大降低信号带宽内的量化噪声。
  • 一种轨到轨输入的连续时间差异积分调制器-201510824612.7
  • 李正平;石磊;陈志坚 - 广州一芯信息科技有限公司
  • 2015-11-24 - 2018-09-11 - H03M3/02
  • 本发明公开了一种轨到轨输入的连续时间差异积分调制器,包括积分电路、量化电路及采样电路,积分电路用于实现输入电压和反馈电压的相减和积分,量化电路用于实现对积分电路的输出的量化,采样电路用于实现对量化电路的采样。其中,积分电路基于反相器和RC积分器结构实现,量化电路基于反相器结构实现,采样电路基于真单相时钟结构的延迟触发器实现。与现有技术相比,本发明基于反相器和TSPC(True Single Phase Clock,真单相时钟)结构的DFF,结合电阻和电容,实现了一个结构简单、易于迁移的轨到轨输入的连续时间差异积分调制器,适用于对全电源电压范围的低频模拟量进行监控,减小了面积,降低了功耗,提高了集成度,从而降低了生产成本,延长了待机时间。
  • 降低三角积分调变的交互调变噪声的装置-201410122518.2
  • 施克彦 - 立积电子股份有限公司
  • 2014-03-28 - 2018-09-04 - H03M3/02
  • 本发明公开了一种降低三角积分调变的交互调变噪声的装置。所述装置包含一调整单元、一加法器和一数字转模拟电路。所述数字转模拟电路包含一三角积分调变器和一滤波器。所述调整单元接收一输入数据,和判断所述输入数据的振幅小于一临界值时,产生一调整信号。所述加法器接收所述输入数据和所述调整信号,以输出所述输入数据的振幅以及所述调整信号的振幅的和。所述数字转模拟电路接收所述和,以产生一模拟输出信号。所述三角积分调变器根据所述和,产生一三角积分调变信号,所述滤波器根据所述三角积分调变信号,产生所述模拟输出信号。因此,相较于现有技术,本发明在降低三角积分调变的交互调变噪声时并不会大幅增加装置的复杂度与成本。
  • 一种包含自适应增量调制的模数转换器-201410073520.5
  • 孙丽娜;杨少军 - 山东共达电声股份有限公司
  • 2014-02-28 - 2018-08-28 - H03M3/02
  • 本发明公开一种包含自适应增量调制的模数转换器,包括:模拟加法器,用于对模拟输入信号和反馈信号执行减法操作,以得到误差信号;比较器,将所述误差信号与零电平进行比较,输出一比较信号;量化器,与所述比较器的输出端相连,将所述比较信号转化为量化信号,所述量化信号为一位二进制数字信号;自适应增量转换器,与所述量化器的输出端相连,通过跟踪连续的多个量化信号以生成数字跟踪信号,所述被跟踪的连续的量化信号的个数大于或等于2,所述数字跟踪信号的位数大于或等于2;数模转换器,一端与所述自适应增量转换器的输出相连,另一端连接所述模拟加法器,用于将所述数字跟踪信号转化为模拟的反馈信号后输送至所述模拟加法器。
  • 一种单端输入的差分AD转换器电路校正方法-201410627782.1
  • 顾光;肖鉴;白颖;魏欣;罗强;白云飞 - 西安电子工程研究所
  • 2014-11-10 - 2018-08-07 - H03M3/02
  • 本发明涉及一种单端输入的差分AD转换器电路校正方法,用于消除由于电路输入端的单端转差分电路参数偏差引起的转换误差。在采用差分A/D转换器的单端输入数据采集系统中,前端的单端输入差分输出转换电路由于电阻阻值存在偏差,影响转换精度。本发明在常规采样电压值计算算法的基础上,引入存在阻值偏差的电阻阻值作为计算采样电压值的参量,得到了对常规计算采样电压值算法进行校正的校正算法,消除了电阻阻值偏差对计算采样电压值精度的影响,并使数据采集系统的精度一致性得到保证。
  • 与二阶或更高阶噪声整形的数字滤波器结合的作为模数转换器中的第一级的电压控制振荡器-201680041684.7
  • R·赞巴吉;A·布伦南;J·L·梅兰桑 - 思睿逻辑国际半导体有限公司
  • 2016-06-19 - 2018-03-27 - H03M3/02
  • 一种delta‑sigma调制模拟‑数字转换器(ADC)可以通过将用于一阶滤波器的VCO与用于ADC的二阶或更高阶的数字环路滤波器组合来构造。一个这种ADC将包括模拟输入节点、电压控制振荡器(VCO)、数字环路滤波器以及数字输出节点;模拟输入节点被配置为接收模拟信号;电压控制振荡器(VCO)包括被配置为接收所述模拟信号的第一输入,其中所述电压控制振荡器被配置为实现一阶噪声‑整形函数;数字环路滤波器包括被配置为接收所述电压控制振荡器(VCO)的输出的第二输入;并且数字输出节点被配置为基于所述数字环路滤波器的输出来输出数字信号。所述数字环路滤波器可以被配置为实现至少一阶噪声‑整形函数,但是还可以实现更高阶噪声‑整形函数。
  • Δ‑Σ调制器和通信设备-201480010850.8
  • 前畠贵 - 住友电气工业株式会社
  • 2014-02-27 - 2018-01-09 - H03M3/02
  • 提供了一种能够输出包括不同频率的多个输出信号的输出信号的ΔΣ调制器。ΔΣ调制器配备有多个输入端口,不同频率的多个输入信号被分别输入到多个输入端口;多个回路滤波器,被设置为分别对应于多个输入端口;加法器,用于将多个回路滤波器的输出相加;以及量化器,用于量化加法器的输出。输入到对应输入端口的输入信号和从量化器输出的反馈信号被输入到多个回路滤波器中的每一个。多个回路滤波器分别用于阻止输入到对应输入端口的输入信号的频率附近的噪声的属性。
  • 互补共源共栅反相器及增量Sigma‑Delta模数转换电路-201410386730.X
  • 刘云涛;邵雷;高松松 - 哈尔滨工程大学
  • 2014-08-07 - 2017-11-21 - H03M3/02
  • 本发明提供的是一种互补共源共栅反相器及增量Sigma‑Delta模数转换电路。由二阶ΣΔ调制器(101)、降采样滤波器(102)、时钟信号产生电路(103)和低压‑高压转换器(104)构成,二阶ΣΔ调制器(101)中的带复位端的开关电容积分器中包括互补共源共栅反相器,所述互补共源共栅反相器包括第一PMOS1管和第一NMOS1管,在第一PMOS1管和第一NMOS1管之间串联第二NMOS2管和第二PMOS2管,第二NMOS2管在上,第二NMOS2管的栅端接电源电压VDD,第二PMOS2管在下,第二PMOS2管栅端接地GND。本发明的ADC具有极低的功耗和可在低电源电压下工作的特点,适用于便携式仪器和测量等领域中。
  • ΔΣ调制器以及ΔΣ型A/D变换器-201280072416.3
  • 渡边光 - 丰田自动车株式会社
  • 2012-04-19 - 2017-06-13 - H03M3/02
  • 本发明涉及ΔΣ调制器以及ΔΣ型A/D变换器,通过用简易的结构使最终级的积分器的稳定时间常数高速化,使ΔΣ调制器整体中的采样频率高速化。具体而言,在具备级联连接了的多个积分器的ΔΣ调制器中,位于最终级的积分器是未使用放大电路的无源积分器,并且,位于最终级的前一级以及该前一级之前的积分器是使用了放大电路和开关电容器电路的有源SC积分器。另外,各积分器分别通过交替重复对输入信号进行采样而对采样电容器充电的第1动作阶段、和将将采样电容器中充入的电荷转送到积分电容器而实施加法积分的第2动作阶段,进行积分运算。
  • 具有多个反馈路径的Σ‑Δ平方差RMS‑DC转换器-201180059602.9
  • P·G·R·席尔瓦 - 德克萨斯仪器股份有限公司
  • 2011-12-08 - 2017-06-13 - H03M3/02
  • 本发明涉及使用多反馈路径的ΣΔ平方差RMS到数字转换器的结构。额外的反馈路径使能在不同拓补结构中的稳定的ΣΔ闭环行为,其中拓补结构中平方非线性处理的量化误差的RMS电平被最小化。这种反馈路径包括低通滤波且恒定增益反馈路径,低通和高通滤波路径或多个低通滤波路径。这些可在前向路径中与多个积分器组合,具有由额外前馈或反馈路径提供的频率补偿。电子可配置性可进一步扩大这种结构的总参考输入的动态范围(DR)。
  • 用于自校准地读出模拟电压信号的装置-201180071003.9
  • J.帕斯卡尔;S.伊斯勒 - ABB技术有限公司
  • 2011-05-20 - 2017-05-24 - H03M3/02
  • 用于读出模拟电压输入信号(Vin)的装置包括电压信号输入(I),向其施加模拟电压输入信号(Vin);参考部件(ref),用于生成模拟参考电压(Vref)。为了进行在线自校准,该装置进一步包括叠加部件(sup),其适用于通过使模拟参考电压(Vref)叠加到模拟电压输入信号(Vin)上而生成组合模拟信号(4);转换部件(DelSig),其适用于以转换采样速率(fcnv)将组合模拟信号(4)转换成一位串行数据流(5);和分解部件(dec)。该分解部件(dec)包括至少两个数字滤波器(Filt1,Filt2),其适用于以不同的数据速率(fDR,fDRL)从一位串行数据流(5)生成两个对应的数字信号(8,9),所述数据速率小于转换采样速率(fcnv)。两个数据处理部件(Proc1,Proc2或Proc3)分别适用于从对应的数字信号生成代表模拟电压输入信号(Vin)的数字输入电压(Vin,unc)和代表模拟参考电压(Vref)的数字参考电压(Vref,dig)或代表由叠加部件(sup)引入的寄生电压分量的干扰电压信号(Vpar)。计算的结果用于自校准目的。
  • 模拟数字转换器-201280008756.X
  • 卡斯滕·沃尔夫;欧拉·布鲁萨特;韦纳尔·露诗 - 北欧半导体公司
  • 2012-02-14 - 2017-04-19 - H03M3/02
  • 一种集成电路、连续时间∑‑Δ模拟数字转换器具有单端模拟输入、转换器参考输入,和接地连接。所述转换器具有被配置成接收所述单端模拟输入的电阻器‑电容器积分器。所述积分器包含差分放大器。所述转换器还具有连接到所述积分器的输出的钟控比较器,和被配置成使得所述放大器和所述比较器的参考输入可维持在由所述转换器参考输入产生的公用电压的电路。
  • 一种Sigma‑Delta调制器及一种用于Sigma‑Delta调制器的运算方法-201410153850.5
  • 曹昱升;曾启明 - 深圳市欧克蓝科技有限公司;深圳市华德创新科技有限公司
  • 2014-04-17 - 2017-03-01 - H03M3/02
  • 本发明公开了一种Sigma‑Delta调制器及一种用于Sigma‑Delta调制器的运算方法,用于接收一小数控制字的输入和一个耦合到对应的分频器的输出,响应于该被输入的小数控制字来用于控制该分频器的分频比,该Sigma‑Delta调制器包括依次级联的n个调制器、量化器、以及整数加法器,n为大于或等于2的正整数;其中,该n个调制器包括前n‑1个前n‑1级调制器、以及第n级调制器,该前n‑1级调制器至少包括第1级调制器。实施本发明的有益效果是,保证调制器具有较高的阶数,即噪声抑制性能的前提下,有效降低电路实现的复杂度和功耗,采用通过优化电路前馈参数大大有效降低分频电路的复杂度和功耗。
  • 用于产生数字信号的方法和变频器-201280049405.3
  • D.迪斯特贝格;H.博尔歇丁 - 伦茨自动化有限责任公司
  • 2012-08-07 - 2017-03-01 - H03M3/02
  • 用于根据借助于变频器基于脉宽调制产生的模拟信号(IA,UA)产生数字信号(DS)的方法,其中数字信号对应于脉宽调制的周期持续时间上的模拟信号的平均值,其具有下列步骤取决于模拟信号借助于西格马‑德耳塔‑调制器(1)产生具有预定比特重复持续时间(BW)的比特流(BS(i))并且在具有至少与脉宽调制的周期持续时间一样大的持续时间的时间间隔期间将比特流的各自的比特(BS(i))与所属评定系数(BK(i))相乘以产生各自的比特‑评定系数‑乘积以及累加各自的比特‑评定系数‑乘积,其中总和表示数字信号。
  • 使用正交调制系统的无线音频设备-201180061906.9
  • M.J.古德森;T.J.昆德曼;J.A.穆尼尔 - 舒尔.阿奎西什控股公司
  • 2011-12-15 - 2017-02-08 - H03M3/02
  • 一种通信系统,例如无线麦克风,并入正交调制器系统以降低关于传统方式的电力消耗并且本质上大体支持任何二维数字技术。正交调制器系统包括不同子系统,包括数字‑模拟变换电路、基带滤波器和正交调制器。数字‑模拟变换电路将离散时间样本转换成连续时间信号,并且还包括过采样噪声整形调制器,诸如sigma‑delta调制器。基带滤波器随后移除包括采样图像及量化噪声的带外能量。一些电路组件可以包括离散器件,所述离散器件可导致降低正交调制器系统的电力消耗。替代地,一些或所有电路组件的可并入单个电子器件中。例如,可以在一个现场可编程门阵列内实现同相/正交相位(I/Q)转换器和过采样噪声整形调制器。
  • 一种预调制积分型多通道并行模拟信息转换电路-201310690219.4
  • 刘素娟;张美慧;姜文姝 - 北京工业大学
  • 2013-12-16 - 2016-11-23 - H03M3/02
  • 本发明公开一种预调制积分型多通道并行模拟信息转换电路,包括由多路伪随机序列发生器、电平转换电路、乘法器、低通滤波器、模数转换器、时钟产生电路和多路选择器组成的多通道并行模拟信息转换电路。其特征在于,在所述多通道并行模拟信息转换电路之前还有一级预调制积分电路,用于预先降低模拟输入信号的频率,输出保留原始信号全部信息的低频信号。本发明在多通道并行模拟信息转换电路前加一级预调制积分电路,与传统多通道并行压缩采样的方法相比,在保证信号保留原始信号信息的情况下,大大降低了伪随机序列、低通滤波器和模数转换器的频率,从而降低了电路设计的复杂度和功耗,提高了模拟电路实现的可行性。
  • 一种基于递归思想的任意波形发生器直流校准方法-201410709952.0
  • 武福存;许崴稚;高伟强;黄月芳 - 北京航天测控技术有限公司
  • 2014-11-27 - 2015-05-20 - H03M3/02
  • 本发明提出一种基于递归思想的任意波形发生器直流校准方法,可以快速实现模拟输出校准,将生产效率提高数倍,从而降低生产成本。(1)根据模拟输出的精度要求,确定输出误差限;(2)根据模拟输出信号幅度范围及DA分辨率,计算得出优化系数a;(3)配置使能模拟输出,数据量为已存校准值X;(4)测量输出并计算输出差值△;(5)根据已存校准值X及当前输出差值△,计算得出本次校准值C,存储C并将X数值替换为C值;(6)配置DA输出码值为C值;(7)判断当前输出是否在误差限范围内,不满足则重复步骤(4)~(7),直至满足要求。
  • 用于可编程德尔塔-西格玛模数转换器的数字调谐引擎-201410341363.1
  • K·曹-万·拉姆;理查德·E·施瑞尔;D·W·帕特森 - 亚德诺半导体技术公司
  • 2014-07-17 - 2015-01-21 - H03M3/02
  • 本发明涉及用于可编程德尔塔-西格玛模数转换器的数字调谐引擎。一种集成电路包括:组件计算器,其配置为根据至少一个应用参数来计算高度可编程模数转换器(ADC)的至少一个组件值;以及映射模块,其配置为基于至少一个过程参数将所述组件值映射到所述ADC的对应寄存器设定,其中所述集成电路产生能够对ADC编程的数字控制信号。在具体实施方案中,组件计算器利用应用参数的归一化表示的代数函数来近似地估算至少一个归一化ADC系数。通过将归一化ADC系数去归一化来进一步计算组件值。在另一具体的实施方案中,组件计算器利用应用参数的代数函数来计算组件值。在一些实施方案中,集成电路还包括配置为基于定标参数对组件值定标的定标模块。
  • 具有自我校正的三角积分调变器及其校正方法-201410292604.8
  • 林嘉亮 - 瑞昱半导体股份有限公司
  • 2014-06-25 - 2014-12-31 - H03M3/02
  • 一种具有自我校正的三角积分调变器及其校正方法,其中三角积分调变器包括一多工器、一加总电路、一回路滤波器、一量化器、一数字模拟转换器以及一校正逻辑电路。多工器用以接收模拟输入信号与共模信号,并依照选择信号输出多工信号。加总电路用以接收多工信号与模拟回授信号,并输出误差信号。回路滤波器用以接收误差信号,并输出滤波后信号。量化器用以接收滤波后信号,并输出原始数字输出信号。数字模拟转换器用以接收原始数字输出信号,并依照相位指示信号与旋转数信号输出模拟回授信号与旋转后数字输出信号。校正逻辑电路用以接收旋转后数字输出信号与模式指示信号,并输出选择信号、相位指示信号、旋转数信号与校正后数字输出信号。
  • 用于传感器信号尤其是转速传感器的信号的方法和Δ-∑转换器-201280054812.3
  • A·布曼 - 罗伯特·博世有限公司
  • 2012-10-05 - 2014-07-16 - H03M3/02
  • 本发明涉及一种用于传感器信号(112)尤其是转速传感器的信号的Δ-∑转换器(100),其中该Δ-∑转换器(100)设置用于使用传感器信号(112)输出数字输出信号(114),其中该Δ-∑转换器(100)具有调节单元(150),其设置用于基于数字输出信号(114)的信号电平变化的频度(153)产生调节信号(116),并且其中Δ-∑转换器(100)具有数字补偿单元(170),其设置用于使用数字输出信号(114)和调节信号(116)输出补偿信号(118),其中Δ-∑转换器(100)还设置用于另外使用补偿信号(118)确定数字输出信号(114)。
  • 三角积分调变器以及三角积分调变方法-201410073089.4
  • 林育信;蔡鸿杰;黄胜瑞 - 联发科技股份有限公司
  • 2011-10-13 - 2014-05-28 - H03M3/02
  • 本发明提供一种三角积分调变器,其包含有一处理电路、一量化器、一截断器以及一反馈电路。该处理电路用以接收一输入信号以及一模拟信息,并经由对该输入信号与该模拟信息间之一差值执行积分,以产生一积分信号。该量化器包含有一连续近似缓存器模拟-数字转换器,用以接收该积分信号以及依据该积分信号来产生一数字信息。该截断器用以接收该数字信息,并依据该数字信息来产生一截断信息。该反馈电路用以依据该截断信息来产生该模拟信息。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top