[发明专利]用于优化存储器读出放大器时序的电路和方法有效

专利信息
申请号: 200980134809.0 申请日: 2009-06-26
公开(公告)号: CN102150213A 公开(公告)日: 2011-08-10
发明(设计)人: J·D·伯纳特;A·B·霍夫勒 申请(专利权)人: 飞思卡尔半导体公司
主分类号: G11C7/06 分类号: G11C7/06;G11C7/08;G11C11/413;G11C11/416
代理公司: 中国国际贸易促进委员会专利商标事务所 11038 代理人: 金晓
地址: 美国得*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种存储器(10),具有存储单元(12、16、18)的阵列、字线驱动器(36)、读出放大器(46)和读出使能电路(50)。每一个存储单元都具有用于将存储部分(26、28、30、32)耦合至位线(BL)的耦合晶体管(20、22)。耦合晶体管具有平均阈值电压和最大阈值电压。字线驱动器(36)被耦合至阵列并且用于使能阵列内存储单元中的选定行。读出放大器(46)响应于读出使能信号检测选定行(WLB)中存储单元(12)的状态。读出使能电路以基于最大阈值电压的时间提供读出使能信号。该时序充分迟地使能读出放大器(46)用于低温操作,同时与仅使用平均阈值电压来提供读出使能信号的时序通常能够实现的操作相比,其在高温下能够提供更快的操作。
搜索关键词: 用于 优化 存储器 读出 放大器 时序 电路 方法
【主权项】:
一种存储器,包括:存储单元阵列,其中每一个存储单元包括用于将存储部分耦合至位线的耦合晶体管,其中所述阵列内的耦合晶体管的阈值电压的统计平均值是平均阈值电压,并且至少一个耦合晶体管具有最大可能阈值电压;字线驱动器,耦合至所述阵列,用于使能所述阵列内存储单元中的选定行;读出放大器,用于响应于读出使能信号检测所述选定行中的存储单元的状态;以及读出使能电路,用于以基于最大可能阈值电压的时间提供读出使能信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于飞思卡尔半导体公司,未经飞思卡尔半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200980134809.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top