专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果19个,建议您升级VIP下载更多相关专利
  • [发明专利]用于汽车的智能视频导航-CN201380073681.8在审
  • W·M·D·谢;C·H·李;B·C·孔 - 大陆汽车有限责任公司
  • 2013-02-25 - 2015-10-28 - G01C21/00
  • 本申请提出车辆导航引导的方法。方法包括数据收集,第一位置确定以及第二位置确定。数据收集包括从至少三个卫星接收至少三个卫星定位数据,以及从驾驶员辅助装置接收道路标记数据。在这之后,执行第一位置确定。第一位置确定包括根据卫星定位数据和道路标记数据来计算车辆的第一位置。之后执行第二位置确定。第二位置确定包括根据道路标记数据确定车辆的转弯动作,以及根据道路标记数据确定车辆的加速力。然后根据第一位置、转弯动作以及加速力来进行车辆第二位置的计算。
  • 用于汽车智能视频导航
  • [发明专利]用于器件的多协议多数据速率自动速度协商架构-CN201180014871.3有效
  • D·维佳雅拉格哈万;C·H·李 - 阿尔特拉公司
  • 2011-02-15 - 2012-12-05 - G06F13/42
  • 一种用于在本地设备中使用的接口包括:发射器部分,可编程地可配置成至少三个数据速率;接收器部分,可编程地可配置成该至少三个数据速率;以及自动速度协商模块,操作地连接到发射器部分和接收器部分以配置发射器部分和接收器部分以用于在单个数据速率与远程设备通信,该单个数据速率是该至少三个数据速率中的最佳可用数据速率。可以通过调整发射器数据路径宽度和接收器数据路径宽度、调整所述发射器数据路径和所述接收器数据路径的频率以及过采样来调整数据速率。可以启用或者禁用字节序列化或者去序列化以根据数据速率变更用于向/从本地设备的其余部分传送的数据的宽度。
  • 用于器件协议多数速率自动速度协商架构
  • [发明专利]用于创伤治疗的组合物和方法-CN201080060072.5无效
  • J·J·毛;C·H·李 - 纽约市哥伦比亚大学理事会
  • 2010-11-10 - 2012-10-03 - A61K38/18
  • 本文提供用于创伤愈合的组合物、方法、系统和试剂盒。如本文所示,CCN2/CTGF刺激的间充质祖细胞可以形成αSMA-成纤维细胞。此外,证实TGFβ刺激αSMA-成纤维细胞进一步分化为与纤维化相关的肌成纤维细胞。本发明的一方面提供一种组合物,其包含CCN2/CTGF以及TGF抑制剂、P38抑制剂或酪氨酸激酶抑制剂。本发明的另一方面提供一种用包含CCN2/CTGF的组合物治疗组织创伤的方法。本发明还提供用于创伤愈合的系统和试剂盒。本发明还提供形成αSMA-成纤维细胞间充质祖细胞的方法。
  • 用于创伤治疗组合方法
  • [发明专利]嵌入式数字IP条芯片-CN201080030078.8有效
  • C·沃特曼;C·H·李;R·G·克利夫 - 阿尔特拉公司
  • 2010-04-02 - 2012-05-16 - G11C7/00
  • 提供了一种集成电路。该IC包括具有可编程逻辑单元阵列的第一区域。IC还包括并入IC中的并且与第一区域通信的第二区域。第二区域包括标准逻辑单元和基本单元。在一个实施例中,标准逻辑单元被装配或互联从而容纳已知协议。基本单元包括可配置逻辑从而适应由基本单元支持的新兴通信协议的修改。在一个实施例中,第二区域能够被嵌入到第一区域中。在另一个实施例中,围绕第一区域的周界定义第二区域。可配置逻辑可以包括具有金属掩模可编程互联的混合逻辑元件,以便随着新兴通信协议演变和修改,IC能够被修改从而提供协议中的变化。在另一个实施例中,通过以特定应用空间为目标的全新功能代替初始功能,通用设备能够被定制,例如,用40G/100G以太网和Interlaken(用于有线线路的应用)代替初始功能例如PCI Express(用于基于计算的应用)。还提供了设计集成电路的方法。
  • 嵌入式数字ip芯片
  • [发明专利]集成电路中的多协议通道聚合可配置收发器-CN200980140730.9有效
  • D·维加雅拉加万;C·沃特曼;C·H·李 - 阿尔特拉公司
  • 2009-10-07 - 2011-09-14 - H04B1/40
  • 本公开的实施例包括多协议收发器,其包括接收和/或发射电路的可配置布置。示例收发器可以被选择性地配置以有效地发射和/或接收数据通信,所述数据通信对应于多个高速通信协议中选择的一个。公开的另一更具体的实施例包括通过全链路物理编码子层(“PCS”)电路的可配置数据路径,PCS电路包括全链路时钟补偿、编码/解码、和加扰/解扰电路和通路条带化/去条带电路;可配置数据路径还包括全通路电路,该电路包括时钟补偿、编码/解码、接收块同步和物理介质接入子层(“PMA”)电路,可配置数据路径还包括耦合到物理介质相关(“PMD”)子层电路的比特复用/解复用电路。
  • 集成电路中的协议通道聚合配置收发
  • [发明专利]可编程逻辑器件串行接口中的多数据速率-CN200610072395.1无效
  • R·文达瓦尔;R·H·帕特尔;C·H·李 - 阿尔特拉公司
  • 2006-04-14 - 2007-10-17 - H03K19/177
  • 一种用于可编程逻辑器件的串行接口,其通过提供支持第一范围数据速率的第一数目的信道以及支持第二范围数据速率的第二数目的信道,来提供对各种数据速率的支持。第一范围的数据速率优选低于第二范围的数据速率,且第一数目的信道优选多于第二数目的信道,第二数目优选为1。为与现有器件后向兼容,每个接口中的第一数目的信道优选为4个。每个信道优选包括一物理介质连接模块和一物理编码子层模块。第二数目信道中的每个较高速信道优选还包括一时钟管理单元,而第一数目的信道中的较低速信道优选共享一个或多个时钟管理单元。
  • 可编程逻辑器件串行接口中的多数速率

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top