专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果10个,建议您升级VIP下载更多相关专利
  • [发明专利]一种组合电路延迟测试方法及其系统-CN202310777937.9在审
  • 虞志益;于贻鹤;尹宁远;潘万圆;唐成程 - 中山大学
  • 2023-06-28 - 2023-10-27 - G01R31/317
  • 本发明公开了一种组合电路延迟测试方法及其系统,方法包括:将多个待测试电路级联,在每个级联的待测试电路中插入中插单元,形成多组级联的测试电路;将测试数据输入多组级联的测试电路中,采用不同频率的时钟对多组级联的测试电路进行测试,获得多组级联电路的延迟时间;将多组级联中的所有中插单元级联成中插单元路径,获取中插单元电路的延迟时间;将多组级联电路的延迟时间减去中插单元电路的延迟时间除以多组级联的测试电路的级联个数,获得单个待测试电路延迟时间;本发明解决了无法测出最大延迟小于整体电路最小运行时钟周期的组合逻辑电路的问题,提高创新电路的性能评估能力。
  • 一种组合电路延迟测试方法及其系统
  • [发明专利]一种基于磁性隧道结存算一体的乘法器设计方法及乘法器-CN202310775580.0在审
  • 虞志益;潘万圆;尹宁远;于贻鹤;唐成程 - 中山大学
  • 2023-06-27 - 2023-10-13 - G06F7/523
  • 本发明公开了一种基于磁性隧道结存算一体的乘法器设计方法,涉及电子技术的领域。通过搭建MTJ与CMOS组合与门电路,利用所述MTJ与CMOS组合与门电路进行与运算;进一步利用所述MTJ与CMOS组合与门电路搭建与门阵列,并基于与门阵列内每一个MTJ与CMOS组合与门电路的与运算结果,进行乘法器的部分积计算;引入CSA阵列与CPA,组成进位保留乘法器,利用所述进位保留乘法器接收所述与门阵列中乘法器的部分积计算结果,基于乘法器的部分积计算结果进行进位保留乘法运算。通过本发明提供的一种基于磁性隧道结存算一体的乘法器设计方法,能有效解决计算功能集成到磁性隧道存储单元中的问题,以及计算性能差、功耗高的问题。
  • 一种基于磁性隧道结存一体乘法器设计方法
  • [发明专利]基于SOT-MTJ的非易失布尔逻辑运算电路及方法-CN202111214354.2在审
  • 李锡铭;虞志益;金星;尹宁远 - 中山大学
  • 2021-10-19 - 2022-02-11 - H03K19/20
  • 本发明公开了一种基于SOT‑MTJ的非易失布尔逻辑运算电路,包括MTJ写电路模块、MTJ逻辑树模块和预充电放大器模块,所述MTJ写电路模块用于给各个所述SOT‑MTJ写入一个MTJ状态,所述MTJ状态包括平行态和反平行态;所述MTJ逻辑树模块用于根据所述MTJ状态控制各所述SOT‑MTJ连接成的电路的电阻值的大小;所述预充电放大器模块用于根据所述电阻值的大小,输出所述MTJ状态对应的布尔逻辑结果。本发明通过给MTJ逻辑树模块中的SOT‑MTJ写入MTJ状态,控制SOT‑MTJ的电阻值,根据SOT‑MTJ连接成的电路的电阻值的大小输出布尔逻辑结果,且SOT‑MTJ的电阻值不会因为掉电而丢失,实现了非易失的布尔逻辑;由于SOT‑MTJ的小尺寸设计,且兼容CMOS工艺,实现了小尺寸器件的存内计算架构。本发明可广泛应用于电子技术领域。
  • 基于sotmtj非易失布尔逻辑运算电路方法
  • [发明专利]基于STT-MTJ的存算一体系统、芯片及控制方法-CN202010103065.4有效
  • 金星;尹宁远;陈建军;赵贵华;虞志益 - 中山大学
  • 2020-02-19 - 2021-11-23 - G11C11/16
  • 本发明公开了基于STT‑MTJ的存算一体系统、芯片及控制方法,其中系统包括写驱动模块、存算一体阵列模块、逻辑选择模块、预充电感应放大模块,所述存算一体阵列模块内设有参考MTJ阵列;所述逻辑选择模块用于根据地址信息和控制信息控制存算一体阵列模块中对应的两个MTJ单元的控制线,并从预充电感应放大模块中选择输出布尔逻辑;所述预充电感应放大模块用于根据参考MTJ阵列获取所述两个MTJ单元的多个布尔逻辑。本发明结合参考MTJ阵列获取任意两个MTJ单元的多个布尔逻辑,打破了传统的冯诺依曼架构计算与存储分离的模式,减少了数据搬移的功耗,实现数据的非易失性,可广泛应用于芯片系统领域。
  • 基于sttmtj一体系统芯片控制方法
  • [发明专利]可编程多功能自旋逻辑加法器/减法器-CN201811369258.3有效
  • 尹宁远;万蔡华;虞志益;韩秀峰 - 中山大学;中国科学院物理研究所
  • 2018-11-16 - 2021-10-01 - G11C11/16
  • 本发明公开了一种可编程多功能自旋逻辑加法器/减法器,包括多个可编程多功能自旋逻辑单元构成的可编程多功能自旋逻辑单元阵列,每个可编程多功能自旋逻辑单元配置一个读取电路,所述阵列的每行及每列均有偏置电路,以及控制电路;所述可编程多功能自旋逻辑单元根据其磁化状态所呈现出的相应电阻值存储数据,读取电路用于将所述存储的数据转换成相应的逻辑电平并输出;控制电路控制所述可编程多功能自旋逻辑单元、读取电路和偏置电路的操作。通过配置偏置电路和控制电路选通需读出或改写的可编程多功能自旋逻辑单元,并将所述单元编程为相对应的逻辑运算功能,从而在特定数量的可编程多功能自旋逻辑单元和运算周期内实现多位全加器或全减器。
  • 可编程多功能自旋逻辑加法器减法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top