专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果9个,建议您升级VIP下载更多相关专利
  • [发明专利]相位控制装置和使用了该装置的数据通信系统-CN200880127463.7无效
  • 吉河武文 - 松下电器产业株式会社
  • 2008-10-28 - 2011-02-02 - H03L7/00
  • 本发明提供一种相位控制装置和使用了该装置的数据通信系统。在调整时钟相位的相位控制装置中,相位控制装置包括接收第一时钟、第二时钟及控制码并输出与上述控制码对应的相位的时钟的相位调整器((PI-11、PI-12)、PI-2、PI-3)。这些相位调整器以级联连接方式被设置成3级。使这些相位调整器((PI-11、PI-12)、PI-2、PI-3)的控制码相互联动而发生变化。因此,与仅用单个相位调整器来调整时钟相位的情况相比,若将各相位调整器的分辨率(调整粒度)设为N,则能将相位的调整粒度减小至N的级数次方。因此,在SSC中使用时能改善峰值功率降低值,且在应用于时钟恢复电路时能够实现高速化。
  • 相位控制装置使用数据通信系统
  • [发明专利]接收电路及数据传输系统-CN200880011941.8有效
  • 吉河武文 - 松下电器产业株式会社
  • 2008-02-26 - 2010-03-17 - H04L25/02
  • 本发明公开了一种接收电路及数据传输系统。该接收电路连接在借助电流传输信息的第一及第二传输线路上,包括:第一及第二电流源、分别将在其中流动的电流转换为电压的第一及第二转换部、源极连接在所述第一电流源及所述第一传输线路上且漏极连接在所述第一转换部上的第一晶体管以及源极连接在所述第二电流源及所述第二传输线路上且漏极连接在所述第二转换部上的第二晶体管。所述第一晶体管的栅极与漏极分别连接在所述第二晶体管的漏极与栅极上。由此抑制了出现在传输线路上的电压振幅。
  • 接收电路数据传输系统
  • [发明专利]调频电路-CN200410101346.7有效
  • 江渊刚志;吉河武文;有马幸生 - 松下电器产业株式会社
  • 2004-12-17 - 2005-06-22 - H03L7/093
  • 一种调频电路,包括:相移部分,用于接收由其间具有预定相差的多个时钟信号组成的多相时钟信号和移动多相时钟信号的相位;时钟选择部分,用于选择构成从相移部分输出的多相时钟信号的时钟信号;以及调制控制部分,用于控制相移部分和时钟选择部分,以便从时钟选择部分输出具有频率不同于输入相移部分中的多相时钟信号的频率的时钟信号。
  • 调频电路
  • [发明专利]数据收发装置-CN200410028373.6有效
  • 吉河武文 - 松下电器产业株式会社
  • 2004-03-09 - 2004-09-22 - H03L7/06
  • 一种数据收发装置,能够适当地测量数据收发装置的抖动宽容性。数据收发装置(10A)包括:将并行数据变换成发送用串行数据(发送数据(TD))的并串行变换电路(15);将接收的串行数据(接收数据(RD))变换成并行数据的并串行变换电路(16);选择输入数据(DIN[0:9])及输出数据(DOUT[0:9])中的某一个,输入给并串行变换电路(15)的数据选择器(19);选择内部时钟脉冲(CLK)及恢复时钟脉冲(RCLK)中的某一个,输入给并串行变换电路(15)的时钟脉冲选择器(20)。在测量抖动宽容性时,由数据选择器向并串行变换电路输入输出数据,并且由时钟脉冲选择器向并串行变换电路输入恢复时钟脉冲。
  • 数据收发装置
  • [发明专利]接收机电路-CN200310117975.4有效
  • 江渕刚志;岩田徹;吉河武文 - 松下电器产业株式会社
  • 2003-11-26 - 2004-06-16 - H03L7/093
  • 一种接收机电路,接收数据信号(RDP、RDM)及时钟脉冲信号(RCKP、RCKM),用信号检测部(300)的频率检测电路(5)检测根据钟脉冲信号(RCKP、RCKM)的信号变动次数。而且,当该变动次数在预先确定的设定值以下时,由频率检测电路(5)向数据处理部(100)的1∶7串并行转换电路(2)具有的复位信号输入端子(NR)输出使其进行复位动作的信号,限制接受数据的输出。实现了在通过电缆接收信号的接收机电路中,不设置上拉电阻及下拉电阻,可用低电力检测电缆的脱开情况,而且能提高抗干扰性。
  • 接收机电路
  • [发明专利]驱动电路-CN02127632.3无效
  • 吉河武文 - 松下电器产业株式会社
  • 2002-08-06 - 2003-04-02 - H03K19/0185
  • 一种通过差动将来自LSI内部的数据输出到外部的驱动电路。该驱动电路包括恒流部,第1衬垫,第2衬垫,第1切换元件,第2切换元件,第1电阻,第2电阻以及控制部。恒流部输出所定的正或负电流。第1切换元件,连接于恒流部的输出节点和第1衬垫间,根据第1信号接通/截止。第2切换元件,连接于恒流部的输出节点和第2衬垫间,根据第2信号接通/截止。第2信号是第1信号的互补信号。第1电阻,连接于接收第1电压的第1节点和第1衬垫间。第2电阻,连接于接收第1节点和第2衬垫间。控制部,控制恒流部的输出节点的电位,使它成为所定电位。
  • 驱动电路
  • [发明专利]输入装置与输出装置-CN99106127.6无效
  • 寺田裕;吉河武文 - 松下电器产业株式会社
  • 1999-04-28 - 2000-02-23 - G11C11/407
  • 本发明为一种输入及输出装置,比较器5比较时钟信号CLK的数据取入边沿和从输入缓冲器11输出的数据信号D1’的上升沿、下降沿之时刻,延迟电路31根据比较结果,让时钟信号CLK推迟一所定时间,延迟电路32让时钟信号CLK推迟另一所定时间。数据信号D1’的逻辑值为“H”时,选择器4选择延迟电路31的延迟时钟信号CLK-LH,其逻辑值为“L”时,选择延迟电路32的延迟时钟信号CLK-HL。保持电路21根据选择器4所选择的延迟时钟信号锁存数据信号D1’。
  • 输入装置输出

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top